摘要 | 第1-6页 |
ABSTRACT | 第6-10页 |
第一章 绪论 | 第10-17页 |
·课题研究背景 | 第10-11页 |
·国内外发展现状 | 第11-12页 |
·国内发展现状 | 第11-12页 |
·国外发展现状 | 第12页 |
·工业相机的分类及研究趋势 | 第12-14页 |
·工业相机的分类 | 第12-13页 |
·工业相机的发展趋势 | 第13-14页 |
·本文研究内容及章节安排 | 第14-17页 |
·论文研究内容 | 第15-16页 |
·论文章节安排 | 第16-17页 |
第二章 CCD 图像传感器简介 | 第17-24页 |
·CCD 图像传感器结构及工作原理 | 第17-21页 |
·CCD 图像传感器结构及电荷存储原理 | 第17-18页 |
·CCD 图像传感器工作原理 | 第18-21页 |
·CCD 传感器分类 | 第21-22页 |
·CCD 传感器特征参数 | 第22-23页 |
·本章小结 | 第23-24页 |
第三章 基于 FPGA 的 Bayer 格式图像预处理算法 | 第24-32页 |
·Bayer 图像格式 | 第24-25页 |
·几种 Bayer 格式恢复算法 | 第25-29页 |
·双线性插值算法 | 第25-26页 |
·梯度相关性算法 | 第26-29页 |
·算法的硬件实现 | 第29-31页 |
·IP 核 altshift_taps 介绍 | 第29-30页 |
·双线性插值算法的实现 | 第30-31页 |
·本章小结 | 第31-32页 |
第四章 图像采集系统整体设计 | 第32-36页 |
·系统整体方案及性能指标 | 第32-33页 |
·系统关键技术分析 | 第33-34页 |
·软硬件开发平台及工具 | 第34-36页 |
第五章 图像采集系统硬件电路设计 | 第36-54页 |
·CCD 驱动电路模块 | 第36-40页 |
·CCD 芯片概述 | 第36-37页 |
·CCD 芯片驱动外围电路 | 第37-39页 |
·输出信号保护电路 | 第39-40页 |
·A/D 采样模块电路设计 | 第40-42页 |
·A/D 芯片概述 | 第40-41页 |
·A/D 芯片驱动电路 | 第41-42页 |
·FPGA 外围电路设计 | 第42-44页 |
·晶振电路 | 第42-43页 |
·FPGA 配置电路 | 第43-44页 |
·SRAM 存储模块 | 第44页 |
·CameraLink 接口电路 | 第44-47页 |
·CameraLink 接口概述 | 第45-46页 |
·CameraLink 接口电路 | 第46-47页 |
·电源模块设计 | 第47-51页 |
·CCD 图像采集端供电原理图设计 | 第48-50页 |
·FPGA 核心板电源模块 | 第50-51页 |
·PCB 电路板绘制 | 第51-53页 |
·本章小结 | 第53-54页 |
第六章 图像采集系统硬件逻辑设计 | 第54-74页 |
·CCD 驱动时序的实现 | 第54-61页 |
·CCD 驱动时序分析 | 第54-59页 |
·CCD 驱动时序的设计 | 第59-60页 |
·CCD 驱动时序图仿真 | 第60-61页 |
·A/D 采样模块驱动的实现 | 第61-67页 |
·A/D 数模转换器寄存器配置 | 第61-65页 |
·A/D 寄存器配置硬件逻辑设计 | 第65-66页 |
·A/D 配置时序仿真 | 第66-67页 |
·SRAM 乒乓操作的实现 | 第67-72页 |
·SRAM 工作时序及乒乓操作分析 | 第67-69页 |
·SRAM 乒乓存储的设计 | 第69-71页 |
·SRAM 存取时序仿真 | 第71-72页 |
·Bayer 解码模块及 CameraLink 接口驱动 | 第72-73页 |
·Bayer 格式解码 | 第72-73页 |
·CameraLink 接口时序 | 第73页 |
·本章小结 | 第73-74页 |
第七章 结果与数据分析 | 第74-80页 |
·电路焊接及调试 | 第74-75页 |
·CCD 驱动时序测试 | 第75-78页 |
·联合测试及运行结果 | 第78-79页 |
·本章小结 | 第79-80页 |
第八章 总结和展望 | 第80-82页 |
·工作总结 | 第80-81页 |
·研究展望 | 第81-82页 |
致谢 | 第82-83页 |
参考文献 | 第83-88页 |
攻硕期间取得的研究成果 | 第88-89页 |