首页--工业技术论文--无线电电子学、电信技术论文--雷达论文--雷达设备、雷达站论文--雷达接收设备论文--雷达信号检测处理论文

数字阵列雷达DBF处理器的设计与实现

摘要第1-4页
Abstract第4-7页
1 绪论第7-11页
   ·研究历史背景和意义第7-8页
   ·国内外研究动态第8-9页
   ·本文的主要研究内容第9-11页
2 数字阵列雷达系统结构及关键技术介绍第11-24页
   ·数字阵列雷达系统结构第11-14页
   ·数字阵列雷达系统工作流程第14页
   ·DBF处理器硬件平台介绍第14-18页
     ·VPX机箱结构第15-17页
     ·DBF处理板构架第17-18页
   ·DBF处理器所涉及的关键技术第18-24页
     ·FPGA技术第18-20页
     ·光纤接口传输技术第20-21页
     ·数字波束形成技术第21-24页
3 DBF处理器的FPGA实现第24-49页
   ·FPGA程序整体工作流程及其实现框架第24-27页
   ·DBF处理器帧格式定义第27-29页
     ·帧标识定义第27-29页
     ·有效数据和校验数据格式定义第29页
   ·FPGA程序各子模块设计第29-46页
     ·光纤接口控制模块第30-32页
     ·RapidIO接口模块第32-33页
     ·数据帧控制模块第33-39页
     ·指令控制模块第39-42页
     ·DBF计算模块第42-46页
     ·主从FPGA波束汇总模块第46页
   ·FPGA程序的时序收敛设计第46-49页
4 DBF处理器系统测试第49-53页
   ·DBF处理器系统测试平台介绍第49-50页
     ·测试平台系统框架第49-50页
     ·测试流程简介第50页
   ·系统测试结果第50-53页
     ·接口验证第50-51页
     ·扫描结果第51-53页
5 总结与展望第53-54页
致谢第54-55页
参考文献第55-57页

论文共57页,点击 下载论文
上一篇:CMMB信道估计与同步算法研究
下一篇:车载稳定跟踪系统技术研究与软件设计