数字阵列雷达DBF处理器的设计与实现
摘要 | 第1-4页 |
Abstract | 第4-7页 |
1 绪论 | 第7-11页 |
·研究历史背景和意义 | 第7-8页 |
·国内外研究动态 | 第8-9页 |
·本文的主要研究内容 | 第9-11页 |
2 数字阵列雷达系统结构及关键技术介绍 | 第11-24页 |
·数字阵列雷达系统结构 | 第11-14页 |
·数字阵列雷达系统工作流程 | 第14页 |
·DBF处理器硬件平台介绍 | 第14-18页 |
·VPX机箱结构 | 第15-17页 |
·DBF处理板构架 | 第17-18页 |
·DBF处理器所涉及的关键技术 | 第18-24页 |
·FPGA技术 | 第18-20页 |
·光纤接口传输技术 | 第20-21页 |
·数字波束形成技术 | 第21-24页 |
3 DBF处理器的FPGA实现 | 第24-49页 |
·FPGA程序整体工作流程及其实现框架 | 第24-27页 |
·DBF处理器帧格式定义 | 第27-29页 |
·帧标识定义 | 第27-29页 |
·有效数据和校验数据格式定义 | 第29页 |
·FPGA程序各子模块设计 | 第29-46页 |
·光纤接口控制模块 | 第30-32页 |
·RapidIO接口模块 | 第32-33页 |
·数据帧控制模块 | 第33-39页 |
·指令控制模块 | 第39-42页 |
·DBF计算模块 | 第42-46页 |
·主从FPGA波束汇总模块 | 第46页 |
·FPGA程序的时序收敛设计 | 第46-49页 |
4 DBF处理器系统测试 | 第49-53页 |
·DBF处理器系统测试平台介绍 | 第49-50页 |
·测试平台系统框架 | 第49-50页 |
·测试流程简介 | 第50页 |
·系统测试结果 | 第50-53页 |
·接口验证 | 第50-51页 |
·扫描结果 | 第51-53页 |
5 总结与展望 | 第53-54页 |
致谢 | 第54-55页 |
参考文献 | 第55-57页 |