| 摘要 | 第1-5页 |
| Abstract | 第5-8页 |
| 1 绪论 | 第8-14页 |
| ·研究背景 | 第8-9页 |
| ·国内外研究现状 | 第9-12页 |
| ·研究内容 | 第12页 |
| ·论文结构 | 第12-14页 |
| 2 基于合成的多核 CPU 软错误测试加速方法设计 | 第14-23页 |
| ·总体设计思路 | 第14-16页 |
| ·多核处理器模拟器开发 | 第16-17页 |
| ·剖析信息与 AVF 关系建模 | 第17-19页 |
| ·二进制代码合成 | 第19-20页 |
| ·流程设计 | 第20-22页 |
| ·小结 | 第22-23页 |
| 3 基于合成的多核 CPU 软错误测试加速核心算法与技术 | 第23-40页 |
| ·AVF 剖析算法 | 第23-27页 |
| ·多核模拟器的 CACHE 一致性协议 | 第27-29页 |
| ·AVF 关系建模技术 | 第29-36页 |
| ·二进制代码合成控制流恢复算法 | 第36-39页 |
| ·小结 | 第39-40页 |
| 4 实验结果与分析 | 第40-47页 |
| ·硬件环境 | 第40页 |
| ·软件环境 | 第40页 |
| ·剖析用例 | 第40-41页 |
| ·剖析与合成结果及分析 | 第41-46页 |
| ·小结 | 第46-47页 |
| 5 总结 | 第47-49页 |
| 致谢 | 第49-51页 |
| 参考文献 | 第51-55页 |
| 附录 1 攻读学位期间申请的国家发明专利 | 第55页 |
| 附录 2 攻读学位期间参与的科研项目 | 第55页 |