摘要 | 第1-4页 |
Abstract | 第4-6页 |
主要符号对照表 | 第6-9页 |
第1章 引言 | 第9-17页 |
·课题研究背景 | 第9-15页 |
·单向散列函数 | 第9-11页 |
·Hash 函数的安全性威胁 | 第11-12页 |
·SHA-3 算法竞选 | 第12-15页 |
·本论文研究目标与主要工作 | 第15-16页 |
·本论文组织结构 | 第16-17页 |
第2章 SHA-3 主要候选算法介绍 | 第17-29页 |
·SHA-3 算法结构 | 第17-18页 |
·BLAKE 算法 | 第18-21页 |
·Keccak 算法 | 第21-25页 |
·Skein 算法 | 第25-29页 |
第3章 SHA-3 算法的硬件实现 | 第29-48页 |
·SHA-3 算法的通用顶层设计 | 第29-36页 |
·SHA-3 算法电路总体构架设计 | 第29-32页 |
·控制电路设计 | 第32-34页 |
·数据输入模块设计 | 第34-35页 |
·数据运算模块设计 | 第35-36页 |
·BLAKE 算法的实现与优化 | 第36-41页 |
·BLAKE 算法的速度优先设计 | 第36-38页 |
·BLAKE 算法的面积优先设计 | 第38-41页 |
·Keccak 算法的实现与优化 | 第41-45页 |
·Keccak 算法的速度优先设计 | 第41-42页 |
·Keccak 算法的面积优先设计 | 第42-45页 |
·Skein 算法的实现与优化 | 第45-48页 |
·Skein 算法的速度优先设计 | 第45-46页 |
·Skein 算法的面积优先设计 | 第46-48页 |
第4章 部分 SHA-3 算法抗功耗攻击电路设计 | 第48-55页 |
·功耗攻击简介 | 第48-50页 |
·常用抗功耗攻击办法 | 第50-51页 |
·Keccak 算法的抗功耗攻击电路设计 | 第51-55页 |
·Keccak 抗功耗攻击电路的速度优先设计 | 第52页 |
·Keccak 抗功耗攻击电路的面积优先设计 | 第52-55页 |
第5章 SHA-3 各算法硬件性能指标及分析 | 第55-68页 |
·BLAKE 算法硬件性能 | 第55-58页 |
·BLAKE 算法功能仿真 | 第55-57页 |
·BLAKE 算法 FPGA 实现性能指标 | 第57页 |
·BLAKE 算法 ASIC 实现性能指标 | 第57-58页 |
·Keccak 算法硬件性能 | 第58-61页 |
·Keccak 算法功能仿真 | 第58-60页 |
·Keccak 算法 FPGA 实现性能指标 | 第60页 |
·Keccak 算法 ASIC 实现性能指标 | 第60-61页 |
·Skein 算法硬件性能 | 第61-63页 |
·Skein 算法功能仿真 | 第61-62页 |
·Skein 算法 FPGA 实现性能指标 | 第62-63页 |
·Skein 算法 ASIC 实现性能指标 | 第63页 |
·SHA-3 算法的 FPGA 验证 | 第63-67页 |
·分析与小结 | 第67-68页 |
第6章 论文工作总结与展望 | 第68-70页 |
·工作总结 | 第68页 |
·工作展望 | 第68-70页 |
参考文献 | 第70-73页 |
致谢 | 第73-74页 |
个人简历、申请硕士学位期间发表的学术论文与研究成果 | 第74页 |