异构多核网络处理器中高性能共享存储器系统关键技术研究
摘要 | 第1-6页 |
Abstract | 第6-9页 |
第一章 绪论 | 第9-15页 |
·课题背景介绍 | 第9-10页 |
·网络处理器的结构和概述 | 第10-13页 |
·论文工作重点和关键技术 | 第13页 |
·论文内容及结构安排 | 第13-15页 |
第二章 网络处理器的存储系统 | 第15-29页 |
·存储器与存储系统 | 第15-18页 |
·存储器的类别 | 第15-17页 |
·存储系统的发展 | 第17-18页 |
·网络处理器的存储系统 | 第18-22页 |
·网络处理器中存储系统的特点 | 第18-19页 |
·片上集成的多层次存储器 | 第19-22页 |
·片外共享存储的控制器 | 第22-26页 |
·多种处理器访问存储器的方式 | 第23-25页 |
·控制器的内部结构 | 第25-26页 |
·本章小结 | 第26-29页 |
第三章 多核共享的片外存储器 | 第29-43页 |
·多处理器共享存储的设计 | 第29-33页 |
·命令队列的设计 | 第29-32页 |
·多核共享的仲裁机制 | 第32-33页 |
·外部存储器的互斥访问 | 第33-41页 |
·共享存储器的互斥机制 | 第34-36页 |
·CAM单元和工作原理 | 第36-37页 |
·基于CAM的互斥锁 | 第37-38页 |
·CAM锁的硬件实现 | 第38-41页 |
·本章小结 | 第41-43页 |
第四章 动态随机存储器控制的性能优化 | 第43-57页 |
·动态随机存储器的特点 | 第43-48页 |
·DRAM内存结构 | 第43-44页 |
·SDRAM的时序 | 第44-48页 |
·接口状态机的改进 | 第48-50页 |
·SDRAM控制器模块的性能优化 | 第50-55页 |
·同bank同行的优化 | 第50-52页 |
·SDRAM的乒乓操作 | 第52-55页 |
·本章小结 | 第55-57页 |
第五章 功能验证与分析 | 第57-65页 |
·验证方法和工具 | 第57-58页 |
·CAM互斥锁功能验证 | 第58-60页 |
·地址加锁成功 | 第58-59页 |
·CAM满时读锁失败 | 第59-60页 |
·解锁已锁定的地址 | 第60页 |
·SDRAM单元优化的仿真验证 | 第60-64页 |
·控制器未优化时的仿真 | 第61-62页 |
·采用同bank同行优化的验证 | 第62页 |
·采用乒乓操作的验证 | 第62-63页 |
·性能分析 | 第63-64页 |
·本章小结 | 第64-65页 |
第六章 结束语 | 第65-67页 |
致谢 | 第67-69页 |
参考文献 | 第69-73页 |
研究成果 | 第73-74页 |