首页--工业技术论文--自动化技术、计算机技术论文--计算技术、计算机技术论文--电子数字计算机(不连续作用电子计算机)论文--运算器和控制器(CPU)论文

异构多核网络处理器中高性能共享存储器系统关键技术研究

摘要第1-6页
Abstract第6-9页
第一章 绪论第9-15页
   ·课题背景介绍第9-10页
   ·网络处理器的结构和概述第10-13页
   ·论文工作重点和关键技术第13页
   ·论文内容及结构安排第13-15页
第二章 网络处理器的存储系统第15-29页
   ·存储器与存储系统第15-18页
     ·存储器的类别第15-17页
     ·存储系统的发展第17-18页
   ·网络处理器的存储系统第18-22页
     ·网络处理器中存储系统的特点第18-19页
     ·片上集成的多层次存储器第19-22页
   ·片外共享存储的控制器第22-26页
     ·多种处理器访问存储器的方式第23-25页
     ·控制器的内部结构第25-26页
   ·本章小结第26-29页
第三章 多核共享的片外存储器第29-43页
   ·多处理器共享存储的设计第29-33页
     ·命令队列的设计第29-32页
     ·多核共享的仲裁机制第32-33页
   ·外部存储器的互斥访问第33-41页
     ·共享存储器的互斥机制第34-36页
     ·CAM单元和工作原理第36-37页
     ·基于CAM的互斥锁第37-38页
     ·CAM锁的硬件实现第38-41页
   ·本章小结第41-43页
第四章 动态随机存储器控制的性能优化第43-57页
   ·动态随机存储器的特点第43-48页
     ·DRAM内存结构第43-44页
     ·SDRAM的时序第44-48页
   ·接口状态机的改进第48-50页
   ·SDRAM控制器模块的性能优化第50-55页
     ·同bank同行的优化第50-52页
     ·SDRAM的乒乓操作第52-55页
   ·本章小结第55-57页
第五章 功能验证与分析第57-65页
   ·验证方法和工具第57-58页
   ·CAM互斥锁功能验证第58-60页
     ·地址加锁成功第58-59页
     ·CAM满时读锁失败第59-60页
     ·解锁已锁定的地址第60页
   ·SDRAM单元优化的仿真验证第60-64页
     ·控制器未优化时的仿真第61-62页
     ·采用同bank同行优化的验证第62页
     ·采用乒乓操作的验证第62-63页
     ·性能分析第63-64页
   ·本章小结第64-65页
第六章 结束语第65-67页
致谢第67-69页
参考文献第69-73页
研究成果第73-74页

论文共74页,点击 下载论文
上一篇:基于ASIP的参数可选RISC结构汇编器以及VLIW结构汇编器设计
下一篇:基于Nios Ⅱ软核的多内核系统设计