| 摘要 | 第1-4页 |
| ABSTRACT | 第4-8页 |
| 1 绪论 | 第8-10页 |
| ·列车通信网的发展 | 第8-9页 |
| ·设计任务 | 第9-10页 |
| 2 TCN 网络原理 | 第10-14页 |
| ·TCN 网络构成 | 第10-11页 |
| ·TCN 功能及系统结构 | 第11-14页 |
| 3 WTB 通讯原理 | 第14-27页 |
| ·WTB 总线组成及拓扑 | 第14-16页 |
| ·线路单元组成 | 第15页 |
| ·主通道和辅助通道 | 第15页 |
| ·方向转换器 | 第15页 |
| ·节点和开关设置 | 第15-16页 |
| ·WTB 总线拓扑结构 | 第16页 |
| ·WTB 的帧 | 第16-18页 |
| ·曼彻斯特码原理 | 第16-17页 |
| ·WTB 的帧 | 第17-18页 |
| ·WTB 通讯方式 | 第18-22页 |
| ·WTB 数据通信 | 第19-20页 |
| ·WTB 介质分配 | 第20-21页 |
| ·WTB 报文 | 第21-22页 |
| ·数据发送 | 第22-23页 |
| ·WTB 总线初运行 | 第23-27页 |
| ·初运行的目的 | 第23-24页 |
| ·列车的编址 | 第24-25页 |
| ·命名过程 | 第25-27页 |
| 4 WTB 的FPGA 实现平台及WTB 概要设计 | 第27-35页 |
| ·WTB 设计中采用的FPGA 设计验证流程及平台 | 第27-28页 |
| ·WTB 模块总体设计 | 第28-35页 |
| ·WTB 功能层次结构 | 第28-30页 |
| ·WTB 功能模块结构 | 第30-31页 |
| ·WTB 模块总体设计 | 第31页 |
| ·WTB 系统时钟设计 | 第31-35页 |
| 5 WTB 技术攻关及模块的FPGA 设计 | 第35-55页 |
| ·帧发送器 | 第35-36页 |
| ·功能描述 | 第35页 |
| ·设计实现策略分析 | 第35-36页 |
| ·帧接收器 | 第36-38页 |
| ·功能描述 | 第36页 |
| ·设计实现 | 第36-38页 |
| ·报文定时 | 第38-40页 |
| ·功能描述 | 第38页 |
| ·报文定时模块设计 | 第38-40页 |
| ·冗余控制单元 | 第40-45页 |
| ·功能描述 | 第40-41页 |
| ·冗余控制功能模块设计 | 第41-43页 |
| ·线路冗余控制实现 | 第43-45页 |
| ·链路状态控制单元 | 第45-50页 |
| ·功能描述 | 第45-46页 |
| ·设计思路 | 第46-50页 |
| ·系统总线接口及共享存储器访问控制单元 | 第50-55页 |
| ·共享存储器的竞争问题 | 第50-51页 |
| ·FPGA 对RAM 的操作 | 第51页 |
| ·已有方案的优缺点 | 第51-52页 |
| ·共享存储器方案的改进与实现 | 第52-55页 |
| 6 WTB 的FPGA 仿真和验证 | 第55-64页 |
| ·FPGA 调试验证原理 | 第55-56页 |
| ·系统验证方案分析 | 第56-57页 |
| ·WTB 各模块的FPGA 验证 | 第57-63页 |
| ·物理层接口试验测试 | 第57-58页 |
| ·WTB 链路层数据帧的测试 | 第58页 |
| ·总线接口共享存储器试验测试 | 第58-60页 |
| ·过程数据轮询与帧收发器试验验证 | 第60-61页 |
| ·冗余与报文定时的测试 | 第61-63页 |
| ·本章小结 | 第63-64页 |
| 7 总结 | 第64-65页 |
| 致谢 | 第65-66页 |
| 参考文献 | 第66-69页 |
| 附录1 攻读硕士学位期间发表论文目录 | 第69页 |