ACR中基于FPGA的SOPC系统的设计与实现
| 目录 | 第1-7页 |
| 表目录 | 第7-8页 |
| 图目录 | 第8-9页 |
| 摘要 | 第9-10页 |
| ABSTRACT | 第10-12页 |
| 第一章 绪论 | 第12-16页 |
| ·研究背景 | 第12-14页 |
| ·FPGA的特点及发展趋势 | 第12-13页 |
| ·平台FPGA简介 | 第13页 |
| ·SOPC系统特点 | 第13-14页 |
| ·课题概述 | 第14页 |
| ·本文的主要工作 | 第14-15页 |
| ·论文组织结构 | 第15-16页 |
| 第二章 面向ACR的SOPC系统及总体结构设计 | 第16-23页 |
| ·ACR对嵌入式系统的需求分析 | 第16-20页 |
| ·ACR对操作系统的需求分析 | 第17-20页 |
| ·嵌入式系统硬件需求分析 | 第20页 |
| ·基于FPGA的SOPC系统的总体结构设计 | 第20-22页 |
| ·本章小结 | 第22-23页 |
| 第三章 SOPC系统FPGA内部模块设计与实现 | 第23-46页 |
| ·SOPC开发工具简介 | 第23-25页 |
| ·EDK概述 | 第23页 |
| ·系统描述文件 | 第23-24页 |
| ·SOPC开发流程简述 | 第24-25页 |
| ·FPGA的片内模块设计 | 第25-45页 |
| ·PowerPC405简介 | 第25-26页 |
| ·片内总线的选择 | 第26-27页 |
| ·数字时钟设计 | 第27-30页 |
| ·BRAM控制核设计 | 第30-31页 |
| ·UART接口核设计 | 第31-32页 |
| ·FLASH控制核设计 | 第32-34页 |
| ·DDR SDRAM控制核设计 | 第34-42页 |
| ·TEMAC控制核设计 | 第42-44页 |
| ·FPGA综合设计 | 第44-45页 |
| ·本章小结 | 第45-46页 |
| 第四章 SOPC系统的BSP开发设计 | 第46-57页 |
| ·VxWorks操作系统结构分析 | 第46-48页 |
| ·开发工具和板级支持包 | 第48-50页 |
| ·TornadoⅡ嵌入式开发工具 | 第48页 |
| ·板级支持包 | 第48-49页 |
| ·操作系统映像 | 第49-50页 |
| ·SOPC系统启动过程分析 | 第50-53页 |
| ·启动过程概述 | 第50页 |
| ·引导程序bootrom启动过程 | 第50-52页 |
| ·VxWorks启动过程 | 第52-53页 |
| ·SOPC系统串口的初始化及设计 | 第53-54页 |
| ·串口的初始化 | 第53页 |
| ·数据的收发过程 | 第53-54页 |
| ·标准输入输出重定向 | 第54页 |
| ·SOPC系统三态以太网接口的初始化及设计 | 第54-56页 |
| ·网口的初始化 | 第54-55页 |
| ·END驱动程序设计 | 第55页 |
| ·三态以太网自切换程序设计 | 第55-56页 |
| ·本章小结 | 第56-57页 |
| 第五章 测试与实现 | 第57-59页 |
| ·PowerPC405处理器的测试 | 第57页 |
| ·DDR SDRAM功能测试 | 第57-58页 |
| ·串口测试 | 第58页 |
| ·FLASH模块的测试 | 第58页 |
| ·三态以太网的测试 | 第58页 |
| ·系统实现 | 第58-59页 |
| 结束语 | 第59-60页 |
| 参考文献 | 第60-62页 |
| 作者简历 攻读硕士学位期间完成的主要工作 | 第62-63页 |
| 致谢 | 第63页 |