基于FPGA的视频解码系统接口设计
| 摘要 | 第1-5页 |
| ABSTRACT | 第5-8页 |
| 1 绪论 | 第8-11页 |
| ·研究背景和研究目的 | 第8-9页 |
| ·研究内容 | 第9-10页 |
| ·论文概述 | 第10-11页 |
| 2 系统硬件设计 | 第11-20页 |
| ·验证系统的任务介绍 | 第11-12页 |
| ·数字视频芯片验证系统方案 | 第12-13页 |
| ·验证板主要电路设计 | 第13-16页 |
| ·高速PCB 板图设计要点 | 第16-19页 |
| ·本章小结 | 第19-20页 |
| 3 FPGA 验证平台设计 | 第20-29页 |
| ·FPGA 设计流程 | 第20-21页 |
| ·VERILOG HDL 硬件描述语言 | 第21-22页 |
| ·VIRTEX-II 系列器件结构和特性 | 第22-26页 |
| ·FPGA 配置 | 第26-28页 |
| ·本章小节 | 第28-29页 |
| 4 PCI 接口控制器设计 | 第29-50页 |
| ·PCI 总线简介 | 第29-36页 |
| ·PCI 总线仲裁机制 | 第36-37页 |
| ·PCI 配置空间 | 第37-39页 |
| ·PCI 接口控制器的逻辑设计 | 第39-48页 |
| ·本章小节 | 第48-50页 |
| 5 SDRAM 接口控制器 | 第50-65页 |
| ·SDRAM 基本介绍 | 第50-57页 |
| ·SDRAM 控制器设计 | 第57-63页 |
| ·本章小节 | 第63-65页 |
| 6 总结 | 第65-66页 |
| 致谢 | 第66-67页 |
| 参考文献 | 第67-70页 |
| 附录1 攻读学位期间发表论文 | 第70-71页 |
| 附录2 PCI 接口控制器仿真时序图 | 第71页 |