摘要 | 第1-13页 |
ABSTRACT | 第13-14页 |
第一章 序论 | 第14-19页 |
·课题研究背景 | 第14-15页 |
·国内外相关研究 | 第15-16页 |
·课题主要工作 | 第16-17页 |
·课题研究成果及贡献 | 第17-18页 |
·本文结构 | 第18-19页 |
第二章 ALU技术综述 | 第19-34页 |
·各种ALU结构及核心加法器 | 第19-24页 |
·各种ALU结构 | 第19页 |
·核心加法器 | 第19-24页 |
·先行进位理论和并行前缀理论 | 第24-28页 |
·先行进位理论 | 第24-26页 |
·并行前缀理论 | 第26-28页 |
·各种最优树型结构的理论研究 | 第28-33页 |
·本章小结 | 第33-34页 |
第三章 X处理器的ALU设计 | 第34-55页 |
·ALU在X处理器中的位置 | 第34-35页 |
·算术逻辑指令与移位指令 | 第35-38页 |
·整体结构与算法原理分析 | 第38-42页 |
·“核心位”概念与整体结构 | 第38-39页 |
·“进位低有效”与关键路径分析 | 第39-41页 |
·算法原理 | 第41-42页 |
·U、V双流水结构 | 第42-43页 |
·控制信号分析 | 第43-44页 |
·数据通路分析 | 第44-46页 |
·内部数据通路 | 第44-45页 |
·外部数据形成通路 | 第45-46页 |
·通用寄存器设计与实现 | 第46-48页 |
·标志寄存器(EFLAGS)分析 | 第48-50页 |
·逻辑功能验证 | 第50-54页 |
·功能验证概述 | 第50-51页 |
·详细验证过程并举例 | 第51-54页 |
·本章小结 | 第54-55页 |
第四章 ALU电路设计与模拟 | 第55-65页 |
·ALU整体电路结构设计 | 第55-56页 |
·ALU核心运算部分的电路设计 | 第56-61页 |
·核心预算部分的整体电路设计 | 第56-57页 |
·核心运算部分的时钟电路设计 | 第57-58页 |
·核心运算部分的P、G电路设计 | 第58-59页 |
·核心运算部分的进位产生/传播电路设计 | 第59页 |
·核心运算部分的进位电路设计 | 第59-60页 |
·核心预算部分的一个关键求和电路 | 第60-61页 |
·通用寄存器电路设计 | 第61-62页 |
·电路优化及HSPICE模拟结果 | 第62-64页 |
·本章小结 | 第64-65页 |
第五章 ALU版图设计与模拟 | 第65-78页 |
·全定制版图设计流程 | 第65-68页 |
·整体版图布局规划 | 第68-70页 |
·单元和全局版图设计 | 第70-75页 |
·核心运算部分的单元版图设计 | 第70-73页 |
·核心运算部分的全局版图设计 | 第73页 |
·通用寄存器的单元版图设计 | 第73-74页 |
·通用寄存器的全局版图设计 | 第74-75页 |
·模拟分析与投片 | 第75-77页 |
·本章小结 | 第77-78页 |
第六章 Han-Carlson树型结构的64位ALU研究 | 第78-91页 |
·逻辑算术指令分析 | 第78-79页 |
·ALU算法分析与Han-Carlson加法器结构设计 | 第79-83页 |
·其它逻辑结构设计 | 第83-85页 |
·ALU整体结构与输入输出端口 | 第85页 |
·“无脚管”电路的研究及ALU模拟结果分析 | 第85-90页 |
·单级动态电路的改进及模拟结果 | 第86-87页 |
·时钟的改进、模拟及问题的解决 | 第87-88页 |
·多级级联中的时钟改进及改进后的模拟结果 | 第88-90页 |
·本章小结 | 第90-91页 |
第七章 结束语 | 第91-93页 |
·全文工作总结 | 第91页 |
·未来工作展望 | 第91-93页 |
致谢 | 第93-94页 |
作者在学期间取得的学术成果 | 第94-95页 |
参考文献 | 第95-97页 |