| 摘要 | 第1-4页 |
| Abstract | 第4-7页 |
| 第一章 绪论 | 第7-11页 |
| ·WCDMA系列标准的演化 | 第7-9页 |
| ·课题背景 | 第9页 |
| ·本文内容 | 第9-11页 |
| 第二章 DS/CDMA系统多址干扰抑制技术 | 第11-19页 |
| ·DS/CDMA系统干扰抑制技术 | 第11-13页 |
| ·多用户检测技术 | 第13-18页 |
| ·概述 | 第13-14页 |
| ·多用户检测技术分类 | 第14-17页 |
| ·WCDMA系统下行链路多址干扰抑制技术 | 第17-18页 |
| ·本章小节 | 第18-19页 |
| 第三章 WCDMA下行链路干扰抑制接收机原理 | 第19-43页 |
| ·WCDMA的多速率传输技术 | 第19-22页 |
| ·可变扩频比技术 | 第19-20页 |
| ·多码传输技术 | 第20-22页 |
| ·接收技术概述 | 第22-27页 |
| ·分集技术 | 第23-26页 |
| ·均衡技术 | 第26-27页 |
| ·线性均衡器 | 第27-31页 |
| ·LMMSE均衡器 | 第27-30页 |
| ·自适应LMMSE均衡器 | 第30-31页 |
| ·干扰抵消技术 | 第31-36页 |
| ·并行干扰抵消 | 第32-34页 |
| ·串行干扰抵消 | 第34-35页 |
| ·本接收机结构中的干扰抵消器 | 第35-36页 |
| ·线性均衡和干扰抵消的结合 | 第36-41页 |
| ·多码道干扰抑制 | 第37-38页 |
| ·多用户干扰抑制 | 第38-40页 |
| ·WCDMA下行链路干扰抑制接收机结构 | 第40-41页 |
| ·本章小结 | 第41-43页 |
| 第四章 WCDMA下行链路干扰抑制接收机性能仿真 | 第43-64页 |
| ·仿真平台介绍 | 第43-47页 |
| ·仿真模型 | 第43-46页 |
| ·仿真参数 | 第46-47页 |
| ·多码传输与单码传输仿真 | 第47-49页 |
| ·线性均衡器仿真 | 第49-52页 |
| ·AWGN和单径衰落信道均衡器性能 | 第49-50页 |
| ·不同扩频比时均衡器性能 | 第50-51页 |
| ·不同信道模型均衡器性能 | 第51-52页 |
| ·干扰抵消器仿真 | 第52-57页 |
| ·并行干扰抵消仿真 | 第52-55页 |
| ·串行干扰抵消仿真 | 第55-57页 |
| ·WCDMA下行链路干扰抑制接收机整体性能仿真 | 第57-63页 |
| ·多码干扰抵消仿真 | 第57-59页 |
| ·多用户干扰抵消仿真 | 第59-61页 |
| ·下行链路干扰抑制接收机整体性能仿真 | 第61-63页 |
| ·本章小结 | 第63-64页 |
| 第五章 低功耗ASIC设计方法探讨 | 第64-82页 |
| ·集成电路低功耗设计方法 | 第64-72页 |
| ·功耗概念 | 第64-65页 |
| ·低功耗设计流程 | 第65-67页 |
| ·各个设计层次的低功耗技术 | 第67-70页 |
| ·功耗评估技术 | 第70-72页 |
| ·CDMA2000 移动终端基带处理器低功耗设计实例 | 第72-81页 |
| ·CDMA2000 移动终端基带处理器 | 第72-73页 |
| ·CDMA2000 移动终端基带发射机设计 | 第73-75页 |
| ·Noah2000 芯片CDMA处理器的低功耗设计 | 第75-78页 |
| ·Noah2000 芯片CDMA处理器的功耗分析 | 第78-81页 |
| ·本章小节 | 第81-82页 |
| 全文总结 | 第82-84页 |
| 致谢 | 第84-86页 |
| 参考文献 | 第86-88页 |