第一章 绪论 | 第1-12页 |
·课题提出背景及意义 | 第8-9页 |
·国内外研究概况 | 第9-10页 |
·研究的理论基础与关键技术 | 第10页 |
·论文作者所做的工作、难点和创新点 | 第10-12页 |
第二章 网络流量分析与设备设计 | 第12-33页 |
·传统流量分析概述 | 第12-16页 |
·基本系统分析 | 第13-15页 |
·服务时间的分析 | 第15-16页 |
·设备性能设计估算方法 | 第16-29页 |
·服务资源占用估计 | 第16-28页 |
·排队论在设备设计中的应用——服务开关性分析 | 第17-18页 |
·基本算法一(BASE-1) | 第18-21页 |
·基本算法二(BASE-2) | 第21-26页 |
·BASE-1 算法与BASE-2 算法的关系 | 第26-28页 |
·数据采集 | 第28页 |
·设备资源的合理分配与设计 | 第28-29页 |
·网络流量到达分布分析方法 | 第29-32页 |
·马尔可夫和嵌入式马尔可夫模型 | 第30-31页 |
·回归模型 | 第31-32页 |
·自相似模型简介 | 第32-33页 |
第三章 设备设计中的性能分析 | 第33-61页 |
·接收硬件机制剖析 | 第33-40页 |
·硬件机制的相同点 | 第33-36页 |
·从硬件角度看设备机制 | 第34-36页 |
·单输入缓冲模型的分析 | 第36-39页 |
·多输入缓冲模型的分析 | 第39-40页 |
·排队级别之间的相关性分析与实现机制探讨 | 第40-42页 |
·各级服务的判断和最佳实现机制 | 第40-42页 |
·前后端服务地址分离策略与第一级服务 | 第40-41页 |
·内存分配与第二级服务 | 第41-42页 |
·设备内部资源与算法中参数的关系 | 第42-44页 |
·各种服务时间在工程中的估算 | 第42-44页 |
·接收过程仿真 | 第44-51页 |
·设备的接口芯片中FIFO 的大小估计及第一级排队统计特性 | 第44-45页 |
·内存中buffer 的大小估计及第二级排队统计特性 | 第45-47页 |
·内存中池开辟的大小估计及第三级排队统计特性 | 第47-49页 |
·多输入缓冲的仿真及特性 | 第49-51页 |
·发送硬件机制剖析 | 第51-60页 |
·发送过程描述和排队分解 | 第51-54页 |
·接收排队与发送排队比较 | 第52-53页 |
·服务分析和上下级模块的相关性分析 | 第53页 |
·固定数目发送描述符策略与突发的平滑 | 第53-54页 |
·接收和发送过程综合 | 第54-60页 |
·发送过程的最佳估计和并行条件的实现机制 | 第54-56页 |
·发送与接收总线仲裁与CPU 仲裁 | 第56-57页 |
·发送过程仿真 | 第57-60页 |
·设备性能设计整体策略和参考结论 | 第60-61页 |
第四章 基于硬件数据流的设备性能设计 | 第61-66页 |
·系统级的性能测试 | 第61页 |
·基于硬件数据流分析的性能设计 | 第61-66页 |
·MPC824X 系列主板的性能分析 | 第62-64页 |
·MPC824X 系列主板的性能测试 | 第64-65页 |
·小结 | 第65-66页 |
第五章 算法在芯片设计中的运用 | 第66-71页 |
·丢弃算法在接口卡芯片设计中使用的原理 | 第66-67页 |
·设计实现 | 第67-71页 |
·接口卡设计原理 | 第67-68页 |
·详细设计方案 | 第68-70页 |
·后续工作 | 第70-71页 |
第六章 总结与展望 | 第71-77页 |
发表论文和科研情况说明 | 第77-78页 |
致谢 | 第78页 |