基于vxWorks平台交换机CPU系统的研究
| 第一章 引言 | 第1-12页 |
| ·背景综述 | 第7-8页 |
| ·国内外研究动向 | 第8-9页 |
| ·国外研究 | 第8-9页 |
| ·国内研究 | 第9页 |
| ·选题的意义和价值 | 第9-10页 |
| ·本文的主要工作 | 第10-12页 |
| 第二章 系统环境设计 | 第12-19页 |
| ·vxWorks开发平台介绍 | 第12-14页 |
| ·BSP系统介绍 | 第14-16页 |
| ·MIPS内核体系发展和vr4131介绍 | 第16-19页 |
| 第三章 交换机CPU系统理论分析 | 第19-37页 |
| ·vr4131处理器分析 | 第19-30页 |
| ·CPU地址分配 | 第19-22页 |
| ·物理地址空间分配 | 第20-21页 |
| ·虚拟地址空间分配 | 第21页 |
| ·虚拟地址与物理地址转换 | 第21-22页 |
| ·CP0寄存器 | 第22-24页 |
| ·指令系统 | 第24-26页 |
| ·异常和中断理论分析 | 第26-30页 |
| ·外围硬件设备分析 | 第30-37页 |
| ·串口系统分析 | 第31页 |
| ·PCI系统分析 | 第31-34页 |
| ·PCI总线介绍 | 第31-33页 |
| ·PCI配置空间 | 第33-34页 |
| ·FLASH系统分析 | 第34-37页 |
| 第四章 交换机CPU系统设计与开发 | 第37-71页 |
| ·CPU系统设计 | 第37-38页 |
| ·CPU处理器驱动设计 | 第38-46页 |
| ·1 系统地址分配 | 第39页 |
| ·vr4131处理器初始化设计 | 第39-41页 |
| ·中断部分设计与开发 | 第41-44页 |
| ·异常信息的捕获设计与开发 | 第44-46页 |
| ·外围硬件设备驱动设计 | 第46-61页 |
| ·串口驱动设计与开发 | 第46-53页 |
| ·PCI系统设计与开发 | 第53-58页 |
| ·FLASH系统设计和改进 | 第58-61页 |
| ·watchdog功能 | 第61-63页 |
| ·watchdog分析 | 第61-62页 |
| ·watchdog设计和改进 | 第62-63页 |
| ·Bootrom软件设计 | 第63-71页 |
| ·Bootrom软件分析 | 第64-65页 |
| ·Bootrom软件设计和改进 | 第65-71页 |
| 第五章 交换机CPU系统调试方法 | 第71-75页 |
| ·CPU系统调试 | 第71-75页 |
| ·通常的调试方法 | 第72-73页 |
| ·提出的特殊调试方法 | 第73-75页 |
| 第六章 结论 | 第75-77页 |
| 附录 产品图片 | 第77-78页 |
| 致谢 | 第78-79页 |
| 参考文献 | 第79-80页 |