| 1 绪论 | 第1-37页 |
| ·电子设计自动化(EDA)发展概述 | 第24-26页 |
| ·EDA的FPGA/CPLD开发 | 第26-30页 |
| ·硬件描述语言(VHDL) | 第30-33页 |
| ·MAX+PLUSⅡ简介 | 第33-34页 |
| ·水表抄表器的发展现状及本课题的研究意义 | 第34-37页 |
| 2 水表抄表器方案设计 | 第37-42页 |
| ·水表抄表器的几种方案比较 | 第37-38页 |
| ·用PPGA实现水表抄表器 | 第38-39页 |
| ·水表抄表器的VHDL设计 | 第39-42页 |
| 3 水表抄表器程序的模块化处理 | 第42-54页 |
| ·控制模块 | 第42-44页 |
| ·计数模块 | 第44-46页 |
| ·存储模块 | 第46-49页 |
| ·显示模块 | 第49-52页 |
| ·抄表器模块构成 | 第52-54页 |
| 4 水表抄表器程序模块的VHDL语言设计 | 第54-76页 |
| ·VHDL语言的描述方式 | 第54-55页 |
| ·控制模块的VHDL设计 | 第55-57页 |
| ·计数模块的VHDL设计 | 第57-60页 |
| ·存储模块的VHDL设计 | 第60-67页 |
| ·显示模块的VHDL设计 | 第67-70页 |
| ·整体设计模块的VHDL描述 | 第70-76页 |
| 5 水表抄表器的vHDL程序的编译、综合、仿真、验证 | 第76-79页 |
| ·编译、综合 | 第76页 |
| ·系统VHDL描述波形仿真 | 第76-78页 |
| ·FPGA验证 | 第78-79页 |
| 结束语 | 第79-80页 |
| 致谢 | 第80-81页 |
| 参考文献 | 第81-83页 |