嵌入式门禁系统硬件的设计与实现
摘要 | 第1-4页 |
Abstract | 第4-8页 |
第一章 绪论 | 第8-16页 |
·课题背景及意义 | 第8-9页 |
·嵌入式微处理器特点简介 | 第9页 |
·RFID 技术优点 | 第9-10页 |
·门禁系统简介 | 第10-14页 |
·门禁系统的组成 | 第11-12页 |
·门禁系统的发展 | 第12页 |
·门禁系统的功能 | 第12-13页 |
·国内外门禁系统研究现状 | 第13-14页 |
·本课题主要的工作 | 第14-16页 |
第二章 嵌入式门禁系统的硬件总体设计 | 第16-26页 |
·嵌入式门禁系统的需求分析 | 第16-19页 |
·目的 | 第16页 |
·性能 | 第16-17页 |
·功能 | 第17页 |
·I/O 口的设计要求 | 第17-18页 |
·嵌入式门禁控制器的物理要求 | 第18-19页 |
·设计依据 | 第19页 |
·嵌入式门禁系统的组成 | 第19-20页 |
·嵌入式门禁控制器硬件结构 | 第20-26页 |
·嵌入式微处理器 | 第20-22页 |
·逻辑结构 | 第22-26页 |
第三章 嵌入式门禁控制器的原理图设计 | 第26-46页 |
·电源模块的设计 | 第26-30页 |
·电源板的设计 | 第26-29页 |
·嵌入式门禁控制器板上的电源 | 第29-30页 |
·微处理器的原理图设计 | 第30-35页 |
·启动模式 | 第30-31页 |
·时钟 | 第31-32页 |
·晶振电路 | 第32-33页 |
·JTAG 接口 | 第33-34页 |
·串口 | 第34-35页 |
·嵌入式门襟控制器的存储器组成 | 第35-41页 |
·SDRAM | 第37-39页 |
·FLASH | 第39-41页 |
·以太网的原理图设计 | 第41-44页 |
·以太网控制器的选择 | 第41-43页 |
·以太网的原理图设计 | 第43-44页 |
·USB 的原理图设计 | 第44-46页 |
第四章 RFID 电路设计 | 第46-56页 |
·RFID 系统组成 | 第46-49页 |
·射频标签 | 第47页 |
·读卡器 | 第47-48页 |
·数据管理系统 | 第48-49页 |
·读卡器电路设计 | 第49-53页 |
·射频模块 | 第49-51页 |
·控制模块 | 第51-52页 |
·读卡器的工作原理 | 第52-53页 |
·响应电路和其他数据采集电路设计 | 第53-56页 |
·门锁控制电路 | 第53-54页 |
·其他数据采集电路 | 第54-56页 |
第五章 嵌入式门禁系统的调试过程及结果 | 第56-70页 |
·嵌入式门禁系统PCB 设计 | 第56-59页 |
·嵌入式门禁系统PCB 布局 | 第56-57页 |
·嵌入式门禁系统PCB 布线 | 第57-59页 |
·调试准备 | 第59-61页 |
·调试平台准备 | 第59-60页 |
·调试工具介绍 | 第60-61页 |
·电源板的硬件调试 | 第61-62页 |
·嵌入式门禁控制器的调试 | 第62-67页 |
·电源、晶振及复位电路的硬件调试 | 第62页 |
·JTAG 调试硬件平台构建 | 第62-63页 |
·存储器系统的硬件调试 | 第63-65页 |
·以太网的硬件测试 | 第65-66页 |
·USB 测试 | 第66-67页 |
·RFID 电路的测试 | 第67-68页 |
·系统联合调试 | 第68-70页 |
总结与展望 | 第70-71页 |
致谢 | 第71-72页 |
参考文献 | 第72-74页 |
在读期间的研究成果 | 第74-75页 |