百万像素成像探测系统设计
| 摘要 | 第5-6页 |
| ABSTRACT | 第6-7页 |
| 符号对照表 | 第11-12页 |
| 缩略语对照表 | 第12-17页 |
| 第一章 绪论 | 第17-25页 |
| 1.1 研究背景及意义 | 第17-18页 |
| 1.2 国内外研究现状 | 第18-22页 |
| 1.2.1 天空背景小目标探测算法发展现状 | 第18-19页 |
| 1.2.2 高分辨率可见光和红外相机发展现状 | 第19-21页 |
| 1.2.3 高实时性成像探测系统发展现状 | 第21-22页 |
| 1.3 研究内容及结构安排 | 第22-25页 |
| 第二章 百万像素成像探测系统探测算法研究设计 | 第25-37页 |
| 2.1 背景抑制 | 第25-32页 |
| 2.1.1 可见光与红外成像特性分析 | 第26-29页 |
| 2.1.2 基于偏微分方程红外背景抑制算法 | 第29-30页 |
| 2.1.3 基于改进高通滤波可见光背景抑制算法 | 第30-32页 |
| 2.2 阈值分割 | 第32-33页 |
| 2.3 目标聚类 | 第33-35页 |
| 2.4 仿真结果分析 | 第35-36页 |
| 2.5 本章小结 | 第36-37页 |
| 第三章 百万像素成像探测系统硬件设计 | 第37-53页 |
| 3.1 系统需求分析及硬件总体框图 | 第37-38页 |
| 3.2 视频采集模块 | 第38-40页 |
| 3.2.1 Camera Link接口 | 第39页 |
| 3.2.2 PAL接口 | 第39-40页 |
| 3.3 视频处理模块 | 第40-46页 |
| 3.3.1 FPGA和DSP选型 | 第40-41页 |
| 3.3.2 FPGA外部数据存储设计 | 第41-42页 |
| 3.3.3 FPGA配置芯片设计 | 第42-43页 |
| 3.3.4 FPGA与DSP传输接口设计 | 第43-44页 |
| 3.3.5 DSP外部数据存储设计 | 第44-45页 |
| 3.3.6 DSP BOOT模式设计 | 第45-46页 |
| 3.4 视频显示与目标信息输出模块 | 第46-49页 |
| 3.4.1 PAL接口 | 第47页 |
| 3.4.2 DVI接口 | 第47-49页 |
| 3.4.3 RS232串口 | 第49页 |
| 3.5 系统供电模块 | 第49-51页 |
| 3.6 本章小结 | 第51-53页 |
| 第四章 百万像素成像探测系统软件设计 | 第53-67页 |
| 4.1 软件总体流程设计 | 第53-54页 |
| 4.2 FPGA软件设计 | 第54-62页 |
| 4.2.1 Cameralink视频解码模块 | 第54-55页 |
| 4.2.2 高斯滤波去噪预处理模块 | 第55-57页 |
| 4.2.3 视频数据缓存与读取模块 | 第57-58页 |
| 4.2.4 视频数据分发处理模块 | 第58-59页 |
| 4.2.5 视频压缩并叠加目标信息模块 | 第59-60页 |
| 4.2.6 视频及目标信息发送模块 | 第60-62页 |
| 4.3 DSP软件设计 | 第62-65页 |
| 4.3.1 初始化模块 | 第62-63页 |
| 4.3.2 图像接收模块 | 第63-64页 |
| 4.3.3 目标检测及发送模块 | 第64-65页 |
| 4.3.4 程序固化模块 | 第65页 |
| 4.4 本章小结 | 第65-67页 |
| 第五章 系统调试结果及DSP优化 | 第67-77页 |
| 5.1 实验调试结果分析 | 第67-70页 |
| 5.1.1 系统调试环境 | 第67页 |
| 5.1.2 系统搭建步骤 | 第67-68页 |
| 5.1.3 系统调试结果 | 第68-70页 |
| 5.2 DSP优化技术 | 第70-75页 |
| 5.2.1 数据传输和存储优化 | 第70页 |
| 5.2.2 算法优化 | 第70-71页 |
| 5.2.3 编译器优化 | 第71-72页 |
| 5.2.4 代码优化 | 第72-75页 |
| 5.3 本章小结 | 第75-77页 |
| 第六章 总结与展望 | 第77-79页 |
| 6.1 总结 | 第77-78页 |
| 6.2 展望 | 第78-79页 |
| 参考文献 | 第79-83页 |
| 致谢 | 第83-85页 |
| 作者简介 | 第85-86页 |
| 1.基本情况 | 第85页 |
| 2.教育背景 | 第85页 |
| 3.攻读硕士期间的研究成果 | 第85-86页 |