PXI总线VGA图像信号发生器硬件模块设计
| 摘要 | 第5-7页 |
| ABSTRACT | 第7-8页 |
| 第一章 绪论 | 第11-16页 |
| 1.1 研究背景与意义 | 第11-12页 |
| 1.2 国内外研究现状 | 第12-14页 |
| 1.2.1 PXI总线接.设计 | 第13页 |
| 1.2.2 图像信息缓存设计 | 第13-14页 |
| 1.3 本论文主要工作 | 第14-15页 |
| 1.4 本论文章节安排 | 第15-16页 |
| 第二章 总体方案设计与分析 | 第16-35页 |
| 2.1 设计需求与指标分析 | 第16-17页 |
| 2.2 PXI总线接.控制方案设计 | 第17-24页 |
| 2.2.1 PXI总线分析 | 第17-20页 |
| 2.2.2 PXI总线接.设计 | 第20-24页 |
| 2.3 图像信号处理方案设计 | 第24-32页 |
| 2.3.1 图像信号存储方案设计 | 第24-27页 |
| 2.3.2 VGA信号合成 | 第27-29页 |
| 2.3.3 图像信号输出格式 | 第29-30页 |
| 2.3.4 可变像素时钟 | 第30-32页 |
| 2.4 模拟通道方案设计 | 第32-33页 |
| 2.5 总体设计方案 | 第33-34页 |
| 2.6 本章小结 | 第34-35页 |
| 第三章 图像信号发生器硬件电路设计 | 第35-50页 |
| 3.1 FPGA选型 | 第35-37页 |
| 3.2 SDR SDRAM电路设计 | 第37-38页 |
| 3.2.1 SDR SDRAM信号介绍 | 第37页 |
| 3.2.2 SDR SDRAM电路设计 | 第37-38页 |
| 3.3 信号格式转换电路设计 | 第38-43页 |
| 3.3.1 VGA信号数模转换电路设计 | 第38-40页 |
| 3.3.2 DVI信号发送电路 | 第40-43页 |
| 3.4 模拟通道电路设计 | 第43-49页 |
| 3.4.1 幅度精调电路 | 第43-47页 |
| 3.4.2 幅度粗调电路 | 第47-49页 |
| 3.5 本章小结 | 第49-50页 |
| 第四章 图像信号发生器数字逻辑设计 | 第50-59页 |
| 4.1 数字逻辑总体方案 | 第50-51页 |
| 4.2 数字逻辑功能模块设计 | 第51-58页 |
| 4.2.1 VGA信号波形合成逻辑设计 | 第51-54页 |
| 4.2.2 DMA控制单元逻辑设计 | 第54-55页 |
| 4.2.3 可变时钟逻辑设计 | 第55-56页 |
| 4.2.4 模拟通道控制逻辑设计 | 第56-58页 |
| 4.3 本章小结 | 第58-59页 |
| 第五章 测试验证 | 第59-67页 |
| 5.1 测试平台搭建 | 第59页 |
| 5.2 功能测试 | 第59-62页 |
| 5.2.1 VGA信号发生能力验证 | 第60-62页 |
| 5.2.2 DVI信号发生能力验证 | 第62页 |
| 5.3 性能测试 | 第62-66页 |
| 5.3.1 VGA信号幅度测试 | 第62-64页 |
| 5.3.2 VGA信号分辨率与刷新率测试 | 第64-66页 |
| 5.4 本章小结 | 第66-67页 |
| 第六章 总结与展望 | 第67-68页 |
| 致谢 | 第68-69页 |
| 参考文献 | 第69-71页 |
| 附录 | 第71-72页 |
| 硕士期间取得的研究成果 | 第72-73页 |