纸币清分机嵌入式系统的研究和改造
摘要 | 第5-6页 |
ABSTRACT | 第6页 |
1.绪论 | 第9-14页 |
1.1 纸币清分机研究背景及现状 | 第9-11页 |
1.1.1 清分机嵌入式系统概述 | 第9-10页 |
1.1.2 嵌入式系统发展背景 | 第10-11页 |
1.2 FPGA | 第11-12页 |
1.2.1 FPGA概述 | 第11-12页 |
1.2.2 FPGA发展历程 | 第12页 |
1.3 课题章节内容概述 | 第12-14页 |
2.ARM9嵌入式的软硬件构成 | 第14-32页 |
2.1 硬件资源特性 | 第14-15页 |
2.2 Mini2440软件资源特性 | 第15页 |
2.2.1 Linux系统特性 | 第15页 |
2.2.2 WindowsCE 6.0 系统特性 | 第15页 |
2.3 接口布局及跳线 | 第15-25页 |
2.3.1 地址分配与片选信号 | 第16页 |
2.3.2 SDRAM内存 | 第16-18页 |
2.3.3 FLASH闪存系统 | 第18-19页 |
2.3.4 电源接口 | 第19-22页 |
2.3.5 复位控制器 | 第22页 |
2.3.6 串口 | 第22-23页 |
2.3.7 USB接口 | 第23页 |
2.3.8 LCD接口 | 第23-24页 |
2.3.9 EEPROM | 第24-25页 |
2.3.10 系统总线接口 | 第25页 |
2.4 S3C2440控制器及接口 | 第25-32页 |
2.4.1 S3C2440内核简述 | 第25页 |
2.4.2 LCD控制器 | 第25-32页 |
3.LP097X02液晶显示器分析 | 第32-48页 |
3.1 概述 | 第32页 |
3.2 绝对最大定额值 | 第32-33页 |
3.3 电气规格 | 第33-42页 |
3.3.1 电气特性 | 第33-35页 |
3.3.2 接口连接 | 第35-36页 |
3.3.3 LVDS信号时序规范 | 第36-38页 |
3.3.4 信号时序规格 | 第38-39页 |
3.3.5 信号时序波形 | 第39页 |
3.3.6 颜色输入数据参考 | 第39-40页 |
3.3.7 电源时序 | 第40-42页 |
3.4 显示器其他特性 | 第42-48页 |
3.4.1 光学特性 | 第42-46页 |
3.4.2 机械特性 | 第46页 |
3.4.3 可靠性 | 第46-48页 |
4.FPGA系统构建 | 第48-62页 |
4.1 软件系统搭建 | 第48-59页 |
4.1.1 PLL锁相环模块 | 第49页 |
4.1.2 TFT数据写入模块 | 第49-53页 |
4.1.3 DPRAM数据存储模块 | 第53-54页 |
4.1.4 SCALER数据读取模块 | 第54-58页 |
4.1.5 LVDS输出模块 | 第58页 |
4.1.6 LED工作指示灯模块 | 第58-59页 |
4.2 硬件系统搭建 | 第59-62页 |
4.2.1 电平转换芯片 | 第59-60页 |
4.2.2 电源转化 | 第60-61页 |
4.2.3 FLASH配置芯片 | 第61-62页 |
5.嵌入式系统修改与定制 | 第62-66页 |
5.1 各嵌入式系统比较 | 第62-63页 |
5.2 Linux裁剪方法 | 第63页 |
5.3 系统变化 | 第63-66页 |
6.结论 | 第66-68页 |
6.1 总结全文 | 第66-67页 |
6.2 未来展望 | 第67-68页 |
参考文献 | 第68-71页 |
附录A MYLCD主程序 | 第71-75页 |
附录B FPGA模块仿真图 | 第75-76页 |
攻读硕士学位期间发表学术论文情况 | 第76-77页 |
致谢 | 第77-78页 |
作者简介 | 第78-79页 |