摘要 | 第6-7页 |
ABSTRACT | 第7-8页 |
第一章 绪论 | 第12-23页 |
1.1 课题的研究背景和意义 | 第12-15页 |
1.2 视频编码基本原理和并行计算相关理论 | 第15-20页 |
1.2.1 视频压缩编码基本原理 | 第15-16页 |
1.2.2 计算机并行计算基本理论 | 第16-20页 |
1.3 国内外研究现状 | 第20-21页 |
1.4 论文的主要研究内容和结构安排 | 第21-23页 |
第二章 视频编码技术概述 | 第23-32页 |
2.1 视频编码标准发展与现状 | 第23-25页 |
2.2 AVS 视频编码标准及其关键技术 | 第25-29页 |
2.2.1 AVS 视频编码标准 | 第25-26页 |
2.2.2 AVS 标准关键技术 | 第26-29页 |
2.3 AVS+视频编码标准及其关键技术 | 第29-31页 |
2.4 本章小结 | 第31-32页 |
第三章 视频并行编码技术概述 | 第32-37页 |
3.1 帧内并行编码 | 第32-33页 |
3.2 帧间并行编码 | 第33页 |
3.3 具有参考帧依赖性的帧间并行编码 | 第33-34页 |
3.4 HEVC 中的并行技术 | 第34-36页 |
3.5 本章小结 | 第36-37页 |
第四章 基于 AVS+的视频并行编码算法研究 | 第37-51页 |
4.1 并行编码框架的提出 | 第37-42页 |
4.1.1 传统视频编码框架的并行局限性 | 第37-38页 |
4.1.2 新的视频并行编码框架 | 第38-41页 |
4.1.3 基于 AVS+实时编码的并行编码算法流程 | 第41-42页 |
4.2 实验结果和性能分析 | 第42-49页 |
4.2.1 CPU 利用率对比 | 第43-44页 |
4.2.2 加速比测试 | 第44-45页 |
4.2.3 帧间并行度测试 | 第45-47页 |
4.2.4 亚像素搜索复杂度的影响 | 第47-48页 |
4.2.5 率失真比较 | 第48-49页 |
4.3 本章小结 | 第49-51页 |
第五章 并行码率控制方法研究 | 第51-64页 |
5.1 码率控制的基本原理和发展 | 第51-52页 |
5.2 传统码率控制方案在并行编码框架下的局限性 | 第52-54页 |
5.3 视频并行编码框架下的码率控制 | 第54-56页 |
5.3.1 场景切换 | 第54页 |
5.3.2 帧级比特分配 | 第54页 |
5.3.3 动态更新比特分配模型 | 第54-55页 |
5.3.4 动态更新缓冲区参数 | 第55页 |
5.3.5 并行码率控制算法流程 | 第55-56页 |
5.4 实验结果和分析 | 第56-63页 |
5.4.1 PSNR 对比 | 第56-60页 |
5.4.2 VBV 缓冲区占有度对比 | 第60-63页 |
5.5 本章小结 | 第63-64页 |
第六章 总结与展望 | 第64-66页 |
参考文献 | 第66-69页 |
作者在攻读硕士学位期间公开发表的论文 | 第69-70页 |
致谢 | 第70页 |