摘要 | 第3-5页 |
Abstract | 第5-6页 |
目录 | 第7-10页 |
英文縮写对照表 | 第10-11页 |
第一章 引言 | 第11-15页 |
1.1 论文的研究背景 | 第11-13页 |
1.1.1 射频锁相环研究现状 | 第11-12页 |
1.1.2 毫米波振荡器研究现状 | 第12-13页 |
1.2 论文的组织结构 | 第13-14页 |
1.3 论文的主要工作和创新点 | 第14-15页 |
第二章 射频锁相环基础 | 第15-27页 |
2.1 传统的单环路射频锁相环 | 第15-21页 |
2.1.1 结构 | 第15-16页 |
2.1.2 传统单环路锁相环相噪分析 | 第16-19页 |
2.1.3 传统单环路锁相环杂散分析 | 第19-20页 |
2.1.4 传统单环路锁相环存在的问题 | 第20-21页 |
2.2 基于时间窗鉴相的双环路锁相环 | 第21-23页 |
2.2.1 结构 | 第21-22页 |
2.2.2 相对于单环结构的性能改进及存在的问题 | 第22-23页 |
2.3 基于亚采样鉴相的双环路锁相环 | 第23-26页 |
2.3.1 结构 | 第23-24页 |
2.3.2 相对于单环结构的性能改进及存在的问题 | 第24-26页 |
2.4 小结 | 第26-27页 |
第三章 基于时间窗鉴相和相位/电压转换的射频锁相环 | 第27-57页 |
3.1 新型锁相环结构 | 第27-31页 |
3.1.1 环路工作原理 | 第27-29页 |
3.1.2 幅控电荷泵工作原理 | 第29-30页 |
3.1.3 APD/PAC/CP的鉴相原理 | 第30-31页 |
3.2 环路分析 | 第31-36页 |
3.2.1 行为级建模和噪声分析 | 第31-34页 |
3.2.2 环路参数设计和稳定性分析 | 第34-36页 |
3.3 辅助环路中关键模块电路设计 | 第36-39页 |
3.3.1 鉴频鉴相器 | 第36页 |
3.3.2 死区生成器 | 第36-37页 |
3.3.3 电荷泵 | 第37-38页 |
3.3.4 分频器 | 第38-39页 |
3.4 主环路中关键模块电路设计 | 第39-48页 |
3.4.1 基于时间窗的鉴相器 | 第39-40页 |
3.4.2 相位到模拟电压的转换器 | 第40-42页 |
3.4.3 电荷泵 | 第42-44页 |
3.4.4 时钟生成电路 | 第44-45页 |
3.4.5 压控振荡器 | 第45-48页 |
3.5 主环路设计 | 第48-50页 |
3.5.1 模块电路的级联 | 第48-49页 |
3.5.2 环路增益的控制 | 第49-50页 |
3.6 新型双环路锁相环电路级噪声分析 | 第50-52页 |
3.6.1 锁相环整体电路的噪声仿真 | 第50-51页 |
3.6.2 电荷泵噪声抑制能力的改进 | 第51-52页 |
3.7 新型双环路锁相环芯片实现及测试 | 第52-57页 |
3.7.1 测试方案 | 第52-53页 |
3.7.2 锁相环测试结果及分析 | 第53-57页 |
第四章 基于超材料的新型毫米波振荡器 | 第57-77页 |
4.1 毫米波无源器件研究现状 | 第57-60页 |
4.2 超材料无源器件发展现状 | 第60-63页 |
4.2.1 左手超材料 | 第60-62页 |
4.2.2 开口环谐振腔 | 第62-63页 |
4.3 片上毫米波SRR差分传输线设计及测试 | 第63-67页 |
4.3.1 片上毫米波SRR单元 | 第63-64页 |
4.3.2 片上毫米波SRR差分传输线 | 第64-66页 |
4.3.3 版图设计及芯片实现 | 第66页 |
4.3.4 芯片测试 | 第66-67页 |
4.3.5 有效磁导率和介电常数提取 | 第67页 |
4.4 基于超材料的振荡器设计及测试 | 第67-77页 |
4.4.1 毫米波振荡器研究现状 | 第68-69页 |
4.4.2 片上毫米波驻波传输线谐振腔 | 第69-70页 |
4.4.3 片上毫米波SRR差分传输线谐振腔 | 第70-71页 |
4.4.4 振荡器电路设计 | 第71-72页 |
4.4.5 振荡器版图设计 | 第72页 |
4.4.6 振荡器仿真结果 | 第72-73页 |
4.4.7 振荡器测试结果及分析 | 第73-77页 |
第五章 总结与展望 | 第77-79页 |
5.1 总结 | 第77页 |
5.2 展望 | 第77-79页 |
参考文献 | 第79-82页 |
致谢 | 第82-83页 |
攻读研究生期间发表的学术论文目录 | 第83-84页 |