无速率解码器驱动程序设计与实现
| 摘要 | 第4-5页 |
| Abstract | 第5页 |
| 1 绪论 | 第8-13页 |
| 1.1 研究背景与意义 | 第8-9页 |
| 1.2 国内外研究现状及趋势 | 第9-12页 |
| 1.3 本文主要研究内容与结构安排 | 第12-13页 |
| 2 无速率解码器驱动开发环境及相关技术 | 第13-22页 |
| 2.1 基于无速率码的自适应系统简介 | 第13-17页 |
| 2.2 Linux下驱动开发技术研究 | 第17-21页 |
| 2.3 本章小结 | 第21-22页 |
| 3 无速率解码器驱动程序方案设计 | 第22-41页 |
| 3.1 无速率解码器工作特点分析 | 第22-26页 |
| 3.2 高速传输接.解决方案 | 第26-30页 |
| 3.3 高实时性解码控制解决方案 | 第30-35页 |
| 3.4 无速率解码器驱动程序三层结构设计 | 第35-39页 |
| 3.5 本章小结 | 第39-41页 |
| 4 无速率解码器驱动实现与测试分析 | 第41-57页 |
| 4.1 底层驱动接口的实现 | 第41-42页 |
| 4.2 DMA传输层的实现 | 第42-49页 |
| 4.3 上层解码控制层的实现 | 第49-53页 |
| 4.4 测试与结果分析 | 第53-56页 |
| 4.5 本章小结 | 第56-57页 |
| 5 总结与展望 | 第57-59页 |
| 5.1 论文总结 | 第57-58页 |
| 5.2 工作展望 | 第58-59页 |
| 致谢 | 第59-60页 |
| 参考文献 | 第60-62页 |