高性能开关电容可变增益放大器设计
摘要 | 第4-6页 |
Abstract | 第6-7页 |
第1章 绪论 | 第11-15页 |
1.1 研究背景 | 第11-12页 |
1.2 国内外研究进展 | 第12-14页 |
1.3 本课题的主要工作内容 | 第14-15页 |
第2章 VGA基本原理和电路结构 | 第15-23页 |
2.1 VGA的常见结构及原理 | 第15-20页 |
2.1.1 基于Gilbert单元的VGA | 第15-17页 |
2.1.2 基于源极负反馈的VGA | 第17-18页 |
2.1.3 基于负载可变的VGA | 第18-19页 |
2.1.4 闭环结构的VGA | 第19-20页 |
2.2 可变增益放大器的参数指标 | 第20-22页 |
2.2.1 线性度 | 第20-21页 |
2.2.2 增益动态范围及增益步长 | 第21页 |
2.2.3 噪声系数 | 第21-22页 |
2.2.4 输出摆幅 | 第22页 |
2.3 本文VGA的设计方案 | 第22-23页 |
第3章 运算放大器的设计 | 第23-44页 |
3.1 运算放大器介绍 | 第23-28页 |
3.1.1 单级运算放大器 | 第23-24页 |
3.1.2 套筒式运算放大器 | 第24-25页 |
3.1.3 折叠共源共栅放大器 | 第25-26页 |
3.1.4 增益增强型运算放大器 | 第26-27页 |
3.1.5 两级运算放大器 | 第27-28页 |
3.2 运放参数的估算 | 第28-33页 |
3.2.1 开环增益 | 第29-30页 |
3.2.2 增益带宽积 | 第30-31页 |
3.2.3 相位裕度 | 第31-33页 |
3.3 全差分运算放大器的设计 | 第33-44页 |
3.3.1 运算放大器主体结构 | 第33-35页 |
3.3.2 频率补偿 | 第35-38页 |
3.3.3 辅助运放的设计 | 第38-40页 |
3.3.4 共模反馈电路 | 第40-41页 |
3.3.5 运放的整体仿真 | 第41-44页 |
第4章 开关电容VGA的设计 | 第44-58页 |
4.1 整体结构 | 第44-46页 |
4.2 反馈电容阵列 | 第46-47页 |
4.3 DAC电路的设计 | 第47-51页 |
4.3.1 传统权电容网络DAC | 第47-48页 |
4.3.2 两段式结构DAC的设计 | 第48-51页 |
4.4 时钟电路 | 第51-54页 |
4.4.1 两相不交叠时钟产生电路 | 第51-53页 |
4.4.2 DAC时钟控制信号 | 第53-54页 |
4.5 电路整体仿真 | 第54-56页 |
4.6 版图设计 | 第56-58页 |
第5章 总结和展望 | 第58-60页 |
5.1 总结 | 第58页 |
5.2 展望 | 第58-60页 |
参考文献 | 第60-64页 |
作者简介及科研成果 | 第64-65页 |
致谢 | 第65页 |