异构多核下Cache替换算法的性能优化研究
摘要 | 第4-6页 |
Abstract | 第6-7页 |
第1章 绪论 | 第10-20页 |
1.1 课题背景和研究意义 | 第10-14页 |
1.1.1 选题背景 | 第10-11页 |
1.1.2 研究意义 | 第11-12页 |
1.1.3 研究内容 | 第12-14页 |
1.2 国内外研究现状 | 第14-18页 |
1.2.1 CPU Cache性能优化 | 第14-16页 |
1.2.2 GPU Cache性能优化 | 第16-17页 |
1.2.3 异构多核系统的性能优化研究 | 第17-18页 |
1.3 论文的结构安排 | 第18-20页 |
第2章 异构多核处理器与存储系统 | 第20-30页 |
2.1 引言 | 第20页 |
2.2 异构多核处理器 | 第20-22页 |
2.2.1 异构多核处理器架构 | 第20-21页 |
2.2.2 关键技术 | 第21-22页 |
2.3 存储系统 | 第22-29页 |
2.3.1 存储结构 | 第22-24页 |
2.3.2 Cache | 第24-26页 |
2.3.3 Cache的结构 | 第26-28页 |
2.3.4 Cache替换算法 | 第28-29页 |
2.4 本章小结 | 第29-30页 |
第3章 面向缺失感知的异构多核缓存替换算法 | 第30-50页 |
3.1 引言 | 第30页 |
3.2 面向缺失感知的缓存替换算法设计 | 第30-39页 |
3.2.1 缓存替换算法优化方案 | 第30-31页 |
3.2.2 应用程序分类研究 | 第31-34页 |
3.2.3 工作流程 | 第34-39页 |
3.3 实验设计及结果分析 | 第39-49页 |
3.3.1 实验环境介绍 | 第39-41页 |
3.3.2 实验测试集 | 第41-45页 |
3.3.3 评估方法 | 第45-46页 |
3.3.4 实验配置 | 第46-47页 |
3.3.5 实验结果分析 | 第47-49页 |
3.4 本章小结 | 第49-50页 |
第4章 基于数据块重用度的动态调整替换算法 | 第50-60页 |
4.1 引言 | 第50页 |
4.2 基于数据块重用度的动态调整替换算法设计 | 第50-56页 |
4.2.1 数据块重用性 | 第50-51页 |
4.2.2 工作原理 | 第51-53页 |
4.2.3 工作流程 | 第53-56页 |
4.3 实验设计及结果分析 | 第56-59页 |
4.3.1 评估方法 | 第56页 |
4.3.2 实验配置 | 第56-57页 |
4.3.3 测试程序 | 第57-58页 |
4.3.4 实验结果分析 | 第58-59页 |
4.4 本章小结 | 第59-60页 |
结论 | 第60-62页 |
工作总结 | 第60-61页 |
进一步工作 | 第61-62页 |
参考文献 | 第62-66页 |
攻读硕士学位期间所发表的学术论文 | 第66-68页 |
致谢 | 第68页 |