首页--工业技术论文--自动化技术、计算机技术论文--计算技术、计算机技术论文--电子数字计算机(不连续作用电子计算机)论文--存贮器论文

异构多核下Cache替换算法的性能优化研究

摘要第4-6页
Abstract第6-7页
第1章 绪论第10-20页
    1.1 课题背景和研究意义第10-14页
        1.1.1 选题背景第10-11页
        1.1.2 研究意义第11-12页
        1.1.3 研究内容第12-14页
    1.2 国内外研究现状第14-18页
        1.2.1 CPU Cache性能优化第14-16页
        1.2.2 GPU Cache性能优化第16-17页
        1.2.3 异构多核系统的性能优化研究第17-18页
    1.3 论文的结构安排第18-20页
第2章 异构多核处理器与存储系统第20-30页
    2.1 引言第20页
    2.2 异构多核处理器第20-22页
        2.2.1 异构多核处理器架构第20-21页
        2.2.2 关键技术第21-22页
    2.3 存储系统第22-29页
        2.3.1 存储结构第22-24页
        2.3.2 Cache第24-26页
        2.3.3 Cache的结构第26-28页
        2.3.4 Cache替换算法第28-29页
    2.4 本章小结第29-30页
第3章 面向缺失感知的异构多核缓存替换算法第30-50页
    3.1 引言第30页
    3.2 面向缺失感知的缓存替换算法设计第30-39页
        3.2.1 缓存替换算法优化方案第30-31页
        3.2.2 应用程序分类研究第31-34页
        3.2.3 工作流程第34-39页
    3.3 实验设计及结果分析第39-49页
        3.3.1 实验环境介绍第39-41页
        3.3.2 实验测试集第41-45页
        3.3.3 评估方法第45-46页
        3.3.4 实验配置第46-47页
        3.3.5 实验结果分析第47-49页
    3.4 本章小结第49-50页
第4章 基于数据块重用度的动态调整替换算法第50-60页
    4.1 引言第50页
    4.2 基于数据块重用度的动态调整替换算法设计第50-56页
        4.2.1 数据块重用性第50-51页
        4.2.2 工作原理第51-53页
        4.2.3 工作流程第53-56页
    4.3 实验设计及结果分析第56-59页
        4.3.1 评估方法第56页
        4.3.2 实验配置第56-57页
        4.3.3 测试程序第57-58页
        4.3.4 实验结果分析第58-59页
    4.4 本章小结第59-60页
结论第60-62页
    工作总结第60-61页
    进一步工作第61-62页
参考文献第62-66页
攻读硕士学位期间所发表的学术论文第66-68页
致谢第68页

论文共68页,点击 下载论文
上一篇:高能效虚拟机在线迁移策略研究
下一篇:基于HDFS小文件处理的安全存储系统的设计与实现