高精度地震数据采集与传输系统设计
| 摘要 | 第4-5页 |
| Abstract | 第5页 |
| 1 引言 | 第8-15页 |
| 1.1 研究背景与研究意义 | 第8-10页 |
| 1.2 地震勘探方法与仪器的发展 | 第10-13页 |
| 1.3 研究内容及组织结构 | 第13-14页 |
| 1.4 本章小结 | 第14-15页 |
| 2 系统设计方案 | 第15-22页 |
| 2.1 总体设计方案 | 第15-17页 |
| 2.2 硬件数字滤波器设计方案 | 第17-18页 |
| 2.3 数据传输控制器设计方案 | 第18-19页 |
| 2.4 技术路线 | 第19-21页 |
| 2.5 本章小结 | 第21-22页 |
| 3 硬件数字滤波器的实现 | 第22-48页 |
| 3.1 级联CIC滤波器的设计 | 第22-30页 |
| 3.1.1 CIC滤波器的基本原理 | 第22-25页 |
| 3.1.2 CIC滤波器的设计 | 第25-26页 |
| 3.1.3 CIC滤波器的FPGA实现 | 第26-30页 |
| 3.2 级联半带滤波器的设计 | 第30-39页 |
| 3.2.1 半带滤波器的特性 | 第30-33页 |
| 3.2.2 半带滤波器的设计 | 第33-37页 |
| 3.2.3 半带滤波器的FPGA实现 | 第37-39页 |
| 3.3 FIR滤波器的设计 | 第39-46页 |
| 3.3.1 FIR滤波器窗函数的选择 | 第39-41页 |
| 3.3.2 FIR滤波器的设计 | 第41-42页 |
| 3.3.3 FIR滤波器的FPGA实现 | 第42-46页 |
| 3.4 硬件数字滤波器实现框图 | 第46-47页 |
| 3.5 本章小结 | 第47-48页 |
| 4 数据传输控制器的实现 | 第48-60页 |
| 4.1 主控单元硬件电路实现 | 第48-49页 |
| 4.2 通信单元硬件电路实现 | 第49-54页 |
| 4.2.1 以太网通信电路设计 | 第49-51页 |
| 4.2.2 RS485通信电路设计 | 第51-54页 |
| 4.3 数据存储单元硬件电路实现 | 第54-56页 |
| 4.3.1 SRAM模块电路设计 | 第54-55页 |
| 4.3.2 SD卡模块电路设计 | 第55-56页 |
| 4.4 电源管理单元硬件电路实现 | 第56-58页 |
| 4.4.1 开关电源电路设计 | 第57-58页 |
| 4.4.2 线性电源电路设计 | 第58页 |
| 4.5 本章小结 | 第58-60页 |
| 5 系统测试与结果分析 | 第60-70页 |
| 5.1 硬件数字滤波器测试环境 | 第60-61页 |
| 5.2 多级CIC滤波器测试 | 第61-62页 |
| 5.3 多级半带滤波器测试 | 第62-64页 |
| 5.4 FIR低通滤波器测试 | 第64-66页 |
| 5.5 数据传输系统测试 | 第66-68页 |
| 5.6 本章小结 | 第68-70页 |
| 结论 | 第70-72页 |
| 致谢 | 第72-73页 |
| 参考文献 | 第73-76页 |
| 攻读硕士学位期间发表的学术论文及研究成果 | 第76页 |