| 学位论文数据集 | 第3-4页 |
| 摘要 | 第4-6页 |
| ABSTRACT | 第6-7页 |
| 第一章 绪论 | 第14-20页 |
| 1.1 课题背景及研究意义 | 第14页 |
| 1.2 数字对讲机产业发展概况 | 第14-16页 |
| 1.3 数字对讲机工程模式国内外研究现状 | 第16页 |
| 1.4 课题关键技术与难点 | 第16-17页 |
| 1.5 论文内容与组织结构 | 第17-20页 |
| 第二章 数字对讲机工程模式相关技术介绍 | 第20-30页 |
| 2.1 核心芯片概述 | 第20-23页 |
| 2.1.1 ARM Cortex-M3处理器 | 第20-22页 |
| 2.1.2 ADF7021-V射频芯片 | 第22-23页 |
| 2.2 dPMR协议概述 | 第23-26页 |
| 2.3 微软基础类库 | 第26-27页 |
| 2.4 密码学概述 | 第27-29页 |
| 2.5 本章小结 | 第29-30页 |
| 第三章 总体方案设计与系统平台搭建 | 第30-54页 |
| 3.1 总体方案设计 | 第30-33页 |
| 3.1.1 系统总体结构概述 | 第30-31页 |
| 3.1.2 ARM存储器规划 | 第31-32页 |
| 3.1.3 系统设计目标 | 第32-33页 |
| 3.2 数字对讲机工程模式BootLoader | 第33-36页 |
| 3.2.1 BootLoader的工作原理 | 第33页 |
| 3.2.2 BootLoader的具体实现 | 第33-36页 |
| 3.3 数字对讲机工程模式ARM端与PC端通信协议 | 第36-39页 |
| 3.4 数字对讲机工程模式ARM端设计 | 第39-41页 |
| 3.4.1 数字对讲机工程模式ARM端容错性设计 | 第39-40页 |
| 3.4.2 数字对讲机工程模式ARM端框架 | 第40-41页 |
| 3.5 数字对讲机工程模式PC端设计 | 第41-44页 |
| 3.6 数字对讲机工程模式ARM端与PC端数据传输 | 第44-53页 |
| 3.6.1 UART驱动实现 | 第45-50页 |
| 3.6.2 Xmodem协议实现 | 第50-53页 |
| 3.7 本章小结 | 第53-54页 |
| 第四章 系统关键模块的设计与实现 | 第54-78页 |
| 4.1 数字对讲机工程模式FLASH更新的实现 | 第54-58页 |
| 4.1.1 IAP 原理 | 第54-55页 |
| 4.1.2 IAP程序实现 | 第55-58页 |
| 4.2 数字对讲机工程模式号码更新 | 第58-63页 |
| 4.2.1 dPMR数字对讲机号码变更相关信令 | 第59-61页 |
| 4.2.2 数字对讲机号码生成算法 | 第61-62页 |
| 4.2.3 数字对讲机工程模式号码更新步骤 | 第62-63页 |
| 4.3 数字对讲机工程模式频率更新 | 第63-68页 |
| 4.3.1 数字对讲机频率更新原理 | 第63-66页 |
| 4.3.2 数字对讲机工程模式频率更新实现 | 第66-68页 |
| 4.4 数字对讲机工程模式加密体系 | 第68-77页 |
| 4.4.1 数字对讲机工程模式加密体系原理 | 第68-69页 |
| 4.4.2 AES原理及程序实现 | 第69-73页 |
| 4.4.3 AES在ARM处理器上的优化 | 第73-76页 |
| 4.4.4 数字对讲机核心程序加密流程 | 第76-77页 |
| 4.5 本章小结 | 第77-78页 |
| 第五章 数字对讲机工程模式测试与系统抽象 | 第78-82页 |
| 5.1 数字对讲机工程模式测试 | 第78-80页 |
| 5.1.1 BootLoader 测试 | 第78页 |
| 5.1.2 号码更新测试 | 第78-79页 |
| 5.1.3 频率更新测试 | 第79页 |
| 5.1.4 程序更新与核心程序加密测试 | 第79-80页 |
| 5.2 数字对讲机工程模式的抽象系统 | 第80-81页 |
| 5.3 本章小结 | 第81-82页 |
| 第六章 结论与展望 | 第82-84页 |
| 6.1 结论 | 第82页 |
| 6.2 展望 | 第82-84页 |
| 参考文献 | 第84-88页 |
| 致谢 | 第88-90页 |
| 研究成果及发表的学术论文 | 第90-92页 |
| 作者和导师简介 | 第92-93页 |
| 硕士研究生学位论文答辩委员会决议书 | 第93-94页 |