基于FPGA的视频采集与预处理系统设计与实现
| 摘要 | 第4-5页 |
| Abstract | 第5页 |
| 1 绪论 | 第8-14页 |
| 1.1 课题来源 | 第8页 |
| 1.2 课题的目的和意义 | 第8-9页 |
| 1.3 国内外发展现状 | 第9-13页 |
| 1.4 本课题主要内容 | 第13-14页 |
| 2 基于FPGA图像采集与预处理系统方案 | 第14-17页 |
| 2.1 引言 | 第14页 |
| 2.2 系统结构 | 第14-16页 |
| 2.3 本章小结 | 第16-17页 |
| 3 系统硬件设计 | 第17-32页 |
| 3.1 FPGA系统电路设计 | 第17-19页 |
| 3.2 图像传感器接口设计 | 第19-23页 |
| 3.3 SDRAM存储系统接口设计 | 第23-25页 |
| 3.4 显示接口设计 | 第25-28页 |
| 3.5 上位主机通信接口设计 | 第28-30页 |
| 3.6 晶振和电源电路设计 | 第30-31页 |
| 3.7 本章小结 | 第31-32页 |
| 4 FPGA驱动程序设计 | 第32-53页 |
| 4.1 FPGA设计概述 | 第32-33页 |
| 4.2 图像传感器驱动程序设计 | 第33-36页 |
| 4.3 图像数据接收模块设计 | 第36-37页 |
| 4.4 SDRAM驱动程序设计 | 第37-44页 |
| 4.5 VGA驱动程序设计 | 第44-45页 |
| 4.6 DM9000A驱动程序设计 | 第45-47页 |
| 4.7 系统时钟合成和复位设计 | 第47-52页 |
| 4.8 本章小结 | 第52-53页 |
| 5 图像预处理设计 | 第53-65页 |
| 5.1 灰度化处理 | 第53-55页 |
| 5.2 去噪 | 第55-59页 |
| 5.3 边缘检测 | 第59-64页 |
| 5.4 本章小结 | 第64-65页 |
| 6 系统调试与验证 | 第65-70页 |
| 6.1 系统模块的调试 | 第65-67页 |
| 6.2 图像结果验证 | 第67-69页 |
| 6.3 本章小结 | 第69-70页 |
| 7 总结与展望 | 第70-72页 |
| 7.1 工作总结 | 第70页 |
| 7.2 工作展望 | 第70-72页 |
| 致谢 | 第72-74页 |
| 参考文献 | 第74-76页 |