FPGA在雷达系统设计中的应用技术研究
| 摘要 | 第5-6页 |
| ABSTRACT | 第6-7页 |
| 符号对照表 | 第10-11页 |
| 缩略语对照表 | 第11-14页 |
| 第一章 绪论 | 第14-18页 |
| 1.1 研究背景及意义 | 第14-15页 |
| 1.2 研究现状和发展趋势 | 第15页 |
| 1.3 论文内容及安排 | 第15-18页 |
| 第二章 雷达系统信号处理流程及基本算法 | 第18-30页 |
| 2.1 雷达信号处理流程及多功能性设计 | 第18-20页 |
| 2.1.1 信号处理流程 | 第18-19页 |
| 2.1.2 多功能性设计 | 第19-20页 |
| 2.2 雷达信号处理基本算法 | 第20-29页 |
| 2.2.1 数字中频正交采样 | 第20-23页 |
| 2.2.2 脉冲压缩 | 第23-25页 |
| 2.2.3 动目标检测 | 第25-29页 |
| 2.3 本章小结 | 第29-30页 |
| 第三章 雷达信号检测算法 | 第30-42页 |
| 3.1CFAR检测原理 | 第30页 |
| 3.2 均值类CFAR检测 | 第30-37页 |
| 3.3 二维CFAR检测 | 第37-38页 |
| 3.4 杂波图CFAR检测 | 第38-41页 |
| 3.5 本章小结 | 第41-42页 |
| 第四章 雷达信号处理系统FPGA设计 | 第42-64页 |
| 4.1 系统任务和组成 | 第42-44页 |
| 4.2 系统硬件平台 | 第44-47页 |
| 4.3 FPGA的任务及实现的功能 | 第47-48页 |
| 4.4 AD板FPGA模块设计 | 第48-61页 |
| 4.4.1 定时控制模块 | 第48-51页 |
| 4.4.2 模式缓存模块 | 第51-52页 |
| 4.4.3 数字中频正交采样模块 | 第52-54页 |
| 4.4.4 脉冲压缩模块 | 第54-57页 |
| 4.4.5 FIFO缓存模块 | 第57-58页 |
| 4.4.6 链路口发送模块 | 第58-59页 |
| 4.4.7 串口通信模块 | 第59-60页 |
| 4.4.8 数据采集模块 | 第60-61页 |
| 4.5 信号处理板FPGA模块设计 | 第61-62页 |
| 4.5.1 链路口接收模块 | 第61页 |
| 4.5.2 恒虚警检测模块 | 第61-62页 |
| 4.6 本章小结 | 第62-64页 |
| 第五章 总结与展望 | 第64-66页 |
| 参考文献 | 第66-68页 |
| 致谢 | 第68-70页 |
| 作者简介 | 第70-71页 |