TMR磁强计中斩波仪表放大器设计
摘要 | 第4-5页 |
Abstract | 第5-6页 |
第1章 绪论 | 第10-17页 |
1.1 课题背景 | 第10页 |
1.2 研究目的和意义 | 第10-11页 |
1.3 国内外研究现状 | 第11-16页 |
1.3.1 研究现状简介 | 第11-12页 |
1.3.2 国外研究现状 | 第12-14页 |
1.3.3 国内研究现状 | 第14-16页 |
1.4 主要研究内容 | 第16-17页 |
第2章 TMR磁强计工作原理 | 第17-23页 |
2.1 引言 | 第17页 |
2.2 TMR传感器工作原理 | 第17-21页 |
2.2.1 隧穿式磁阻效应 | 第17-18页 |
2.2.2 隧穿式磁阻传感器特点 | 第18-21页 |
2.3 TMR磁强计工作原理及ASIC接口电路 | 第21-22页 |
2.3.1 TMR磁强计结构 | 第21-22页 |
2.3.2 TMR磁强计接口电路的结构选取 | 第22页 |
2.4 本章小结 | 第22-23页 |
第3章 仪表放大器原理和系统级设计 | 第23-39页 |
3.1 引言 | 第23页 |
3.2 仪表放大器常用结构 | 第23-26页 |
3.2.1 经典三运放结构的IA | 第23-24页 |
3.2.2 电容耦合结构的IA | 第24-25页 |
3.2.3 电流反馈结构的IA | 第25-26页 |
3.3 电路噪声与失调分析 | 第26-31页 |
3.3.1 热噪声 | 第26-27页 |
3.3.2 闪烁噪声 | 第27-28页 |
3.3.3 跨导运放噪声分析 | 第28-29页 |
3.3.4 电路失调 | 第29-31页 |
3.4 电路噪声与失调抑制策略 | 第31-38页 |
3.4.1 失调抑制策略 | 第31-32页 |
3.4.2 自动调零技术 | 第32-35页 |
3.4.3 斩波技术 | 第35-38页 |
3.5 本章小结 | 第38-39页 |
第4章 仪表放大器电路设计 | 第39-60页 |
4.1 引言 | 第39页 |
4.2 仪表放大器指标 | 第39-40页 |
4.3 仪表放大器系统结构设计 | 第40-44页 |
4.3.1 仪表放大器系统结构 | 第40-41页 |
4.3.2 系统噪声与失调分析 | 第41-42页 |
4.3.3 电流衰减器 | 第42-44页 |
4.4 低频通路设计 | 第44-47页 |
4.4.1 输入级运放设计 | 第44-45页 |
4.4.2 中间级和输出级设计 | 第45-47页 |
4.5 高频通路设计 | 第47-48页 |
4.6 自动校正反馈回路设计 | 第48-53页 |
4.6.1 自动校正反馈回路结构 | 第48-52页 |
4.6.2 开关电容陷波器 | 第52-53页 |
4.6.3 非交叠时钟 | 第53页 |
4.7 斩波器设计 | 第53-55页 |
4.8 电路系统仿真 | 第55-59页 |
4.8.1 等效输入噪声仿真 | 第55-56页 |
4.8.2 带宽及增益仿真 | 第56-57页 |
4.8.3 高频纹波抑制效果仿真 | 第57-58页 |
4.8.4 瞬态仿真 | 第58-59页 |
4.8.5 非交叠时钟仿真 | 第59页 |
4.9 本章小结 | 第59-60页 |
第5章 IA版图设计和后仿真 | 第60-66页 |
5.1 引言 | 第60页 |
5.2 版图设计和后仿真 | 第60-65页 |
5.2.1 版图匹配 | 第60-62页 |
5.2.2 斩波器版图设计 | 第62-64页 |
5.2.3 版图后仿真 | 第64-65页 |
5.3 本章小结 | 第65-66页 |
结论 | 第66-67页 |
参考文献 | 第67-71页 |
攻读硕士学位期间发表的论文及其它成果 | 第71-73页 |
致谢 | 第73页 |