用于DVL的换能器阻抗测试装置设计与实现
摘要 | 第5-6页 |
ABSTRACT | 第6页 |
第1章 绪论 | 第9-13页 |
1.1 论文的研究背景和意义 | 第9页 |
1.2 国内外阻抗测试装置发展现状 | 第9-12页 |
1.3 论文的主要研究内容 | 第12-13页 |
第2章 阻抗测试原理及方案设计 | 第13-33页 |
2.1 水声换能器阻抗测试原理 | 第13-14页 |
2.2 硬件设计总体方案 | 第14-16页 |
2.3 数字信号处理电路设计 | 第16-19页 |
2.3.1 TMS320VC5509A简介 | 第16-17页 |
2.3.2 DSP最小系统 | 第17-19页 |
2.4 阻抗测量电路设计 | 第19-24页 |
2.4.1 AD5933硬件参数 | 第19-22页 |
2.4.2 小阻抗测试电路 | 第22-24页 |
2.4.3 自检切换电路 | 第24页 |
2.5 智能触控终端通信设计 | 第24-28页 |
2.5.1 智能终端参数 | 第24-26页 |
2.5.2 串口通信电路设计 | 第26-28页 |
2.6 数据存取电路设计 | 第28-29页 |
2.7 电源电路设计 | 第29-31页 |
2.8 本章小结 | 第31-33页 |
第3章 阻抗测量软件设计 | 第33-49页 |
3.1 软件设计概述 | 第33-35页 |
3.1.1 总体流程图 | 第33-34页 |
3.1.2 寄存器初始化 | 第34-35页 |
3.2 专用芯片AD5933配置 | 第35-41页 |
3.2.1 片上寄存器 | 第35-38页 |
3.2.2 I2C串行总线读写操作 | 第38-40页 |
3.2.3 阻抗数据测量 | 第40-41页 |
3.3 智能终端软件设计 | 第41-44页 |
3.3.1 触控程序 | 第41-42页 |
3.3.2 操作界面 | 第42-44页 |
3.4 FAT32文件系统软件设计 | 第44-48页 |
3.4.1 FAT32文件系统组成 | 第44-46页 |
3.4.2 文件建立流程 | 第46-47页 |
3.4.3 实时时钟 | 第47-48页 |
3.5 本章小结 | 第48-49页 |
第4章 测试结果 | 第49-59页 |
4.1 AD5933输出信号测试 | 第49-51页 |
4.2 电阻档测试 | 第51-53页 |
4.2.1 电阻测量 | 第51-52页 |
4.2.2 阻容测试 | 第52-53页 |
4.3 换能器测试 | 第53-58页 |
4.3.1 用换能器档测试换能器 | 第53-54页 |
4.3.2 用电阻档测量换能器 | 第54-56页 |
4.3.3 误差分析 | 第56-57页 |
4.3.4 一致性验证及门限设置 | 第57-58页 |
4.4 本章小结 | 第58-59页 |
结论 | 第59-60页 |
参考文献 | 第60-63页 |
攻读硕士学位期间发表的论文和取得的科研成果 | 第63-64页 |
致谢 | 第64页 |