摘要 | 第1-4页 |
Abstract | 第4-7页 |
第一章 绪论 | 第7-13页 |
·研究背景 | 第7-8页 |
·国内外研究现状 | 第8-9页 |
·研究的意义 | 第9-11页 |
·本文主要内容及章节安排 | 第11-13页 |
第二章 FPGA 及其支持软件介绍 | 第13-25页 |
·FPGA 的介绍 | 第13-19页 |
·FPGA 的编程工艺 | 第13-15页 |
·FPGA 的逻辑单元结构 | 第15-19页 |
·FPGA 支持软件介绍 | 第19-21页 |
·FPGA 支持软件设计方法简介 | 第19-20页 |
·FPGA 支持软件设计方法流程 | 第20-21页 |
·装箱过程概述 | 第21-22页 |
·本章小结 | 第22-25页 |
第三章 装箱的主要方法及特点分析 | 第25-35页 |
·V-pack 装箱算法 | 第25-28页 |
·V-pack 装箱算法介绍 | 第25-27页 |
·V-pack 装箱算法分析 | 第27-28页 |
·T-vpack 装箱算法 | 第28-29页 |
·T-vpack 装箱算法介绍 | 第28-29页 |
·T-vpack 装箱算法分析 | 第29页 |
·iRAC 装箱算法 | 第29-33页 |
·iRAC 装箱算法介绍 | 第29-32页 |
·iRAC 装箱算法分析 | 第32-33页 |
·本章小结 | 第33-35页 |
第四章 基于 BLE 关键度及线网增益计算的装箱算法 | 第35-47页 |
·初始化电路并对 BLE 进行种子选择 | 第36-41页 |
·用有向无环图表示电路 | 第37页 |
·计算 BLE 的关键度并选择种子 | 第37-41页 |
·根据种子选择 BLE 来填装 CLB | 第41-43页 |
·计算 BLE 的线网增益 | 第42-43页 |
·根据线网增益选择 BLE 填装 | 第43页 |
·全局时延更新及后续装箱 | 第43-44页 |
·本章小结 | 第44-47页 |
第五章 实验工具与实验结果 | 第47-57页 |
·实验工具介绍 | 第47-48页 |
·装箱所使用的输入输出文件 | 第48-53页 |
·装箱的输入文件 | 第48-52页 |
·装箱的输出文件 | 第52-53页 |
·仿真实验 | 第53-56页 |
·实验环境及实验电路 | 第53页 |
·实验结果 | 第53-55页 |
·实验结果分析 | 第55-56页 |
·本章小结 | 第56-57页 |
第六章 总结和展望 | 第57-59页 |
·工作总结 | 第57-58页 |
·未来工作展望 | 第58-59页 |
致谢 | 第59-61页 |
参考文献 | 第61-65页 |