基于FPGA+DSP的振动主动控制器的研制
摘要 | 第1-6页 |
ABSTRACT | 第6-10页 |
第1章 绪论 | 第10-17页 |
·课题的背景和意义 | 第10-11页 |
·振动主动控制器的国内外研究现状 | 第11-15页 |
·振动主动控制器的国外研究现状 | 第11-13页 |
·振动主动控制器的国内研究现状 | 第13-15页 |
·FPGA+DSP 结构 | 第15页 |
·本文研究的主要内容 | 第15-17页 |
第2章 振动主动控制系统总体方案设计 | 第17-24页 |
·DSP 和可编程逻辑器件的选型 | 第17-19页 |
·DSP 的选型 | 第17-18页 |
·可编程逻辑器件的选型 | 第18-19页 |
·振动主动控制系统的体系组成 | 第19-21页 |
·PCB 设计 | 第21-23页 |
·本章小结 | 第23-24页 |
第3章 DSP 数据通讯的硬件基础 | 第24-34页 |
·模数转换模块硬件设计 | 第24-30页 |
·A/D 芯片简介 | 第24页 |
·A/D 接口设计 | 第24-25页 |
·A/D 数值的测量 | 第25-27页 |
·信号调理电路设计 | 第27-30页 |
·数模转换模块硬件设计 | 第30-32页 |
·D/A 芯片简介 | 第30页 |
·D/A 接口设计 | 第30-31页 |
·D/A 数值的输出 | 第31-32页 |
·DSP 与 FPGA 的连接 | 第32-33页 |
·本章小结 | 第33-34页 |
第4章 FPGA 设计 | 第34-41页 |
·FPGA 硬件设计 | 第34-39页 |
·FPGA 的电源接口设计 | 第34-35页 |
·FPGA 的下载接口设计 | 第35-37页 |
·FPGA 的时钟设计 | 第37页 |
·FPGA 的 IO 接口设计 | 第37-39页 |
·有限状态机设计 | 第39页 |
·FIFO 的应用 | 第39-40页 |
·分频器模块设计 | 第40页 |
·本章小结 | 第40-41页 |
第5章 振动主动控制系统软件设计 | 第41-64页 |
·软件设计思想 | 第41-43页 |
·软件设计要求 | 第41页 |
·软件开发的实现 | 第41-43页 |
·DSP 软件开发环境 | 第43-46页 |
·CCS 简介 | 第43页 |
·CCS 开发流程 | 第43-45页 |
·GEL 语言 | 第45-46页 |
·FPGA 软件开发环境 | 第46-48页 |
·QuartusⅡ简介 | 第46-47页 |
·QuartusⅡ开发流程 | 第47-48页 |
·数据采集程序设计 | 第48-54页 |
·SPI 配置 | 第48-49页 |
·采集过程的 FPGA 程序设计 | 第49-50页 |
·EDMA 接口配置 | 第50-53页 |
·数据采集调试 | 第53-54页 |
·信号的输出 | 第54-56页 |
·控制信号输出原理 | 第54-56页 |
·信号输出调试 | 第56页 |
·振动主动控制算法 | 第56-61页 |
·简支梁的辨识试验 | 第61-63页 |
·本章小结 | 第63-64页 |
结论 | 第64-66页 |
参考文献 | 第66-71页 |
致谢 | 第71页 |