无线信道高速传输的均衡技术及FPGA实现
摘要 | 第1-5页 |
ABSTRACT | 第5-8页 |
图表清单 | 第8-11页 |
缩略词 | 第11-12页 |
第一章 绪论 | 第12-15页 |
·论文研究背景 | 第12页 |
·信道估计和信道均衡的发展现状 | 第12-13页 |
·本文的主要研究内容和结构 | 第13-15页 |
第二章 多径效应介绍及信道建模 | 第15-23页 |
·信道的多径效应 | 第15-20页 |
·单频信号在多径信道传输 | 第15-17页 |
·多频率分量信号在多径环境下的畸变 | 第17-20页 |
·信道参数的时变性 | 第20页 |
·多径信道建模 | 第20-21页 |
·航空信道的特点 | 第21-22页 |
·本章小结 | 第22-23页 |
第三章 信道估计与信道均衡算法 | 第23-29页 |
·信道估计算法 | 第23-25页 |
·最小二乘估计 | 第23-24页 |
·最小均方误差估计 | 第24-25页 |
·信道均衡算法 | 第25-28页 |
·线性均衡器 | 第25-26页 |
·最大似然序列检测(MLSE)均衡器 | 第26页 |
·判决反馈(DFE)均衡器 | 第26页 |
·频域均衡器 | 第26-27页 |
·自适应均衡器 | 第27-28页 |
·本章小结 | 第28-29页 |
第四章 无线信道抗多径算法设计 | 第29-44页 |
·基于导频的时域信道估计 | 第29-36页 |
·导频设计与数据帧结构 | 第29-31页 |
·符号间隔信道冲激响应的估计 | 第31-33页 |
·采样间隔信道冲击响应的估计 | 第33-36页 |
·频域估计法 | 第36-38页 |
·时域判决反馈均衡 | 第38页 |
·频域均衡 | 第38-40页 |
·抗多径算法性能与方案确定 | 第40-43页 |
·信道估计仿真 | 第40-41页 |
·抗多径系统整体性能分析 | 第41-43页 |
·本章小结 | 第43-44页 |
第五章 无线信道抗多径 FPGA 实现 | 第44-75页 |
·硬件环境介绍 | 第44-50页 |
·FPGA 介绍 | 第45-46页 |
·FPGA 配置电路 | 第46页 |
·ADC 采样模块 | 第46-47页 |
·DAC 波形产生模块 | 第47-48页 |
·FPGA 调试工具 Chipscope | 第48-50页 |
·数据接口模块设计 | 第50-53页 |
·发送端接口设计 | 第51-52页 |
·接收端接口设计 | 第52页 |
·帧同步保护 | 第52-53页 |
·成形滤波的 FPGA 设计 | 第53-57页 |
·数字上变频 | 第57-58页 |
·数字下变频 | 第58-59页 |
·信道估计模块设计 | 第59-64页 |
·信道均衡模块设计 | 第64-66页 |
·测试方法与结果 | 第66-74页 |
·本章小结 | 第74-75页 |
第六章 总结与展望 | 第75-77页 |
·本文工作总结 | 第75页 |
·研究展望 | 第75-77页 |
参考文献 | 第77-80页 |
致谢 | 第80-81页 |
在学期间的研究成果及发表的学术论文 | 第81页 |