| 1.绪论 | 第1-14页 |
| ·继电保护和综合自动化系统的发展 | 第8-9页 |
| ·综合自动化装置的现状 | 第9-11页 |
| ·国内当前应用情况 | 第9-10页 |
| ·国外代表产品介绍 | 第10-11页 |
| ·ABB公司的REF541/543/545系列馈线终端介绍 | 第10页 |
| ·SIEMENS公司SIPROTECT 7SJ61/62/6MD63测控单元介绍 | 第10-11页 |
| ·采用综合化自动装置的优势 | 第11页 |
| ·嵌入式系统简介 | 第11-12页 |
| ·本文完成的工作 | 第12-14页 |
| 2.综合数字继电器的硬件平台 | 第14-30页 |
| ·硬件平台总体结构 | 第14-15页 |
| ·硬件系统中各部分电路简介 | 第15-24页 |
| ·最小工作系统 | 第15-16页 |
| ·模拟信号的采集与变换电路 | 第16-19页 |
| ·开关量输入输出电路 | 第19-20页 |
| ·人机接口电路 | 第20页 |
| ·温度和实时时钟电路 | 第20-22页 |
| ·工作电源电路 | 第22-23页 |
| ·串行口电路 | 第23-24页 |
| ·AT91M40800简介 | 第24-28页 |
| ·外部总线接口EBI | 第25-26页 |
| ·先进中断控制器AIC | 第26-27页 |
| ·并行口和串行口 | 第27页 |
| ·定时器 | 第27-28页 |
| ·看门狗定时器 | 第28页 |
| ·省电模块 | 第28页 |
| ·特殊功能寄存器 | 第28页 |
| ·硬件电路主要工作原理 | 第28-30页 |
| 3.综合数字继电器的软件设计 | 第30-47页 |
| ·ARM的编程模型 | 第30-32页 |
| ·数据类型 | 第30页 |
| ·处理器模式 | 第30页 |
| ·处理器工作状态 | 第30-31页 |
| ·寄存器组织 | 第31页 |
| ·异常 | 第31-32页 |
| ·存储器和存储器映射I/O | 第32页 |
| ·uC/OS-Ⅱ及其在AT91M40800上的移植 | 第32-40页 |
| ·uC/OS-Ⅱ简介 | 第32-33页 |
| ·uC/OS-Ⅱ的移植 | 第33-40页 |
| ·OS_CPU.H文件 | 第34-36页 |
| ·OS_CPU_C.C文件 | 第36-37页 |
| ·OS_CPU_A.ASM文件 | 第37-40页 |
| ·应用程序的实现 | 第40-43页 |
| ·启动代码 | 第40页 |
| ·uC/OS-Ⅱ任务介绍 | 第40-41页 |
| ·本文应用程序的实现 | 第41-43页 |
| ·程序流程图 | 第43-47页 |
| ·初始化流程图 | 第43页 |
| ·A/D采样流程图 | 第43页 |
| ·保护任务流程图(以速断保护为例) | 第43-47页 |
| 4.液晶显示的具体实现 | 第47-56页 |
| ·点阵图形液晶显示模块 | 第47-48页 |
| ·UC1608控制器 | 第48-49页 |
| ·液晶显示模块与单片机的接口 | 第49页 |
| ·显示部分的实现 | 第49-54页 |
| ·汉字和字符显示 | 第49-51页 |
| ·直线的绘制 | 第51-52页 |
| ·液晶显示驱动程序 | 第52-54页 |
| ·显示程序的设计 | 第54-56页 |
| 5.装置的电磁兼容性设计 | 第56-66页 |
| ·概述 | 第56-57页 |
| ·装置硬件的电磁兼容性设计 | 第57-61页 |
| ·静电放电干扰 | 第57页 |
| ·电网中的电压暂降和短时中断 | 第57-58页 |
| ·电压/电流浪涌干扰 | 第58-59页 |
| ·快速瞬变脉冲群干扰 | 第59-61页 |
| ·装置的软件抗干扰设计 | 第61-63页 |
| ·防止系统死机的程序设计 | 第61-62页 |
| ·软件抗干扰的容错设计 | 第62-63页 |
| ·装置的电磁兼容性试验 | 第63-66页 |
| ·电压浪涌干扰试验 | 第63-64页 |
| ·快速瞬变脉冲群试验 | 第64-66页 |
| 6.结论 | 第66-67页 |
| 7.致谢 | 第67-68页 |
| 8.参考文献 | 第68-70页 |
| 攻读硕士学位期间科研工作 | 第70页 |