同时多线程处理器性能与功耗改进的研究
| 摘要 | 第1-6页 |
| ABSTRACT | 第6-12页 |
| 第一章 绪论 | 第12-22页 |
| ·同时多线程体系结构 | 第13-15页 |
| ·原理与模拟结构 | 第13-14页 |
| ·商业的同时多线程处理器 | 第14-15页 |
| ·同时多线程处理器的关键技术 | 第15页 |
| ·WATTCH功耗模型 | 第15-17页 |
| ·研究目标及内容 | 第17页 |
| ·论文实验方法 | 第17-20页 |
| ·M-Sim模拟器 | 第18-19页 |
| ·Benchmark测试程序 | 第19-20页 |
| ·本论所作贡献 | 第20-21页 |
| ·本论组织结构 | 第21-22页 |
| 第二章 基于线程级功耗取指调度策略 | 第22-40页 |
| ·相关工作 | 第22-24页 |
| ·ICOUNT取指策略 | 第22-23页 |
| ·IPCBFP取指策略 | 第23页 |
| ·其他取指策略 | 第23-24页 |
| ·有关功耗问题的研究 | 第24页 |
| ·M-Sim模拟器中功耗的计算方法 | 第24-25页 |
| ·基于线程级功耗的评估方法 | 第25-31页 |
| ·统计各线程对各部件的访问次数 | 第25-26页 |
| ·各部件各线程的功耗计算方法 | 第26-27页 |
| ·不同取指策略对各线程的影响 | 第27-31页 |
| ·基于线程级功耗的取指调度策略 | 第31-39页 |
| ·各线程功耗大小的排序 | 第31-32页 |
| ·基于线程级功耗取指策略对系统的影响 | 第32-39页 |
| ·比重参数的调整 | 第39页 |
| ·小结 | 第39-40页 |
| 第三章 DIP算法在SMT中实现 | 第40-51页 |
| ·Cache基本结构 | 第40-41页 |
| ·相关工作 | 第41-45页 |
| ·常用的Cache替换算法 | 第41-42页 |
| ·DIP替换算法 | 第42-44页 |
| ·TADIP算法 | 第44-45页 |
| ·DIP算法在SMT中实现方法 | 第45-48页 |
| ·私有采样组的分配算法 | 第45-47页 |
| ·共享采样组的分配算法 | 第47-48页 |
| ·PSEL值的设定 | 第48页 |
| ·实验方法以及实验结果 | 第48-51页 |
| 第四章 总结与展望 | 第51-53页 |
| ·论文总结 | 第51-52页 |
| ·后续的研究工作 | 第52-53页 |
| 参考文献 | 第53-55页 |
| 致谢 | 第55-56页 |
| 攻读硕士学位期间发表的学术论文 | 第56页 |