基于FPGA的低相噪DDS的设计与实现
| 摘要 | 第1-5页 |
| Abstract | 第5-9页 |
| 第1章 绪论 | 第9-14页 |
| ·课题来源及意义 | 第9页 |
| ·国内外DDS 的研究现状及发展 | 第9-13页 |
| ·频率合成技术的发展 | 第9-11页 |
| ·直接数字频率合成技术的现状和发展趋势 | 第11-13页 |
| ·本文研究的主要内容与结构 | 第13-14页 |
| 第2章 DDS 的基本理论 | 第14-31页 |
| ·频率合成器的概念及主要技术指标 | 第14-15页 |
| ·DDS 技术的工作原理 | 第15-17页 |
| ·DDS 技术的性能特点 | 第17-18页 |
| ·DDS 技术的优点 | 第17页 |
| ·DDS 技术的缺点 | 第17-18页 |
| ·DDS 的理想输出频谱 | 第18-20页 |
| ·DDS 的实际输出频谱 | 第20-30页 |
| ·相位截断带来的杂散 | 第21-28页 |
| ·幅度量化带来的噪声 | 第28-29页 |
| ·DAC 转换误差带来的杂散 | 第29-30页 |
| ·本章小结 | 第30-31页 |
| 第3章 Spartan-3E 及ISE 软件介绍 | 第31-39页 |
| ·FPGA 的选择 | 第31页 |
| ·Spartan-3E 的基本结构 | 第31-33页 |
| ·FPGA 的设计流程 | 第33-36页 |
| ·ISE 软件介绍 | 第36-38页 |
| ·设计输入工具 | 第36-37页 |
| ·综合工具 | 第37页 |
| ·仿真工具 | 第37页 |
| ·实现工具 | 第37-38页 |
| ·辅助设计工具 | 第38页 |
| ·本章小结 | 第38-39页 |
| 第4章 基于FPGA 的DDS 的实现 | 第39-55页 |
| ·时钟部分的设计 | 第39-40页 |
| ·相位累加器的设计 | 第40-42页 |
| ·相幅转换部分的设计 | 第42-46页 |
| ·幅度表压缩算法的实现 | 第42-46页 |
| ·相幅转换模块在FPGA 中的实现 | 第46页 |
| ·随机码生成模块的实现 | 第46-47页 |
| ·抖动注入法 | 第46-47页 |
| ·随机码生成模块的实现 | 第47页 |
| ·DDS 系统的综合 | 第47-49页 |
| ·Xilinx 芯片的配置 | 第49-50页 |
| ·FPGA 的电源设计 | 第50-51页 |
| ·D/A 的实现 | 第51-52页 |
| ·低通滤波器的仿真设计 | 第52-54页 |
| ·本章小结 | 第54-55页 |
| 结论 | 第55-56页 |
| 参考文献 | 第56-61页 |
| 致谢 | 第61页 |