| 摘要 | 第1-4页 |
| ABSTRACT | 第4-8页 |
| 第1章 绪论 | 第8-13页 |
| ·工业以太网技术的提出 | 第8-9页 |
| ·EPA分布式网络控制系统 | 第9-10页 |
| ·EPA工业以太网中继器 | 第10-11页 |
| ·课题任务及论文结构 | 第11-13页 |
| 第2章 10Mbps以太网传输标准和EPA通信调度规程 | 第13-29页 |
| ·10Mbps以太网传输标准 | 第13-22页 |
| ·10Mbps以太网底层模型 | 第13-15页 |
| ·冲突检测和以太网参数 | 第15-19页 |
| ·10Mbps以太网不确定性分析 | 第19-21页 |
| ·10Mbps以太网5-4-3原则 | 第21-22页 |
| ·EPA确定性通信调度规程 | 第22-27页 |
| ·EPA通信模型 | 第22-24页 |
| ·EPA数据的通信调度 | 第24-25页 |
| ·EPA工业以太网确定性分析 | 第25-27页 |
| ·基于FPGA的工业以太网中继器设计重点 | 第27-28页 |
| ·本章小结 | 第28-29页 |
| 第3章 中继器硬件的设计和开发 | 第29-49页 |
| ·10Base-T双绞线以太网 | 第29-30页 |
| ·中继器硬件框架设计 | 第30-32页 |
| ·FPGA的选择及配置 | 第32-37页 |
| ·FPGA内部结构及cyclone EP1C6T特性 | 第32-33页 |
| ·ByteBlaster及其使用 | 第33-35页 |
| ·FPGA配置文件 | 第35页 |
| ·被动串行&JTAG混合配置方式 | 第35-37页 |
| ·以太网端口连接方法 | 第37-38页 |
| ·FPGA前端模拟接收电路设计 | 第38-43页 |
| ·平衡转非平衡电路设计 | 第38-40页 |
| ·电平匹配整形电路设计 | 第40-42页 |
| ·接收电路输入/输出波形仿真及测试结果 | 第42-43页 |
| ·FPGA前端模拟发送电路设计 | 第43-47页 |
| ·低通滤波器(LPF)设计 | 第44-46页 |
| ·双绞线驱动电路设计 | 第46-47页 |
| ·中继器功耗估计及电源设计 | 第47-48页 |
| ·本章小结 | 第48-49页 |
| 第4章 中继器功能模块的设计和开发 | 第49-75页 |
| ·中继器功能模块开发语言、设计方式及流程 | 第49-54页 |
| ·中继器功能模块开发语言 | 第49-50页 |
| ·中继器功能模块设计方式 | 第50-51页 |
| ·中继器功能模块设计流程 | 第51-54页 |
| ·中继器功能模块构架 | 第54-55页 |
| ·曼彻斯特译码/编码算法 | 第55-58页 |
| ·曼彻斯特码简介 | 第56页 |
| ·曼彻斯特译码算法的实现 | 第56-57页 |
| ·曼彻斯特编码算法的实现 | 第57-58页 |
| ·双比特位数据转发模式 | 第58-61页 |
| ·以太网数据帧格式说明 | 第58-59页 |
| ·双比特位转发模式实现 | 第59-61页 |
| ·帧间距缩短量的控制 | 第61-69页 |
| ·帧间距缩短量的概念 | 第61-62页 |
| ·帧间距缩短量的产生 | 第62页 |
| ·帧间距收缩量的补偿 | 第62-69页 |
| ·接收状态机和发送状态机的设计 | 第69-71页 |
| ·接收状态机的设计 | 第69-70页 |
| ·发送状态机的设计 | 第70-71页 |
| ·中继器功能模块的功耗评估 | 第71-72页 |
| ·中继器性能仿真及测试 | 第72-74页 |
| ·本章小结 | 第74-75页 |
| 第5章 总结与展望 | 第75-76页 |
| ·课题总结 | 第75页 |
| ·课题展望 | 第75-76页 |
| 参考文献 | 第76-78页 |
| 致谢 | 第78页 |