高端容错计算系统高可靠监控子系统的研究和设计
摘要 | 第1-5页 |
Abstract | 第5-9页 |
第1章 绪论 | 第9-15页 |
·课题背景 | 第9-10页 |
·论文中涉及的重要概念 | 第10-11页 |
·故障 | 第10页 |
·可靠性及相关概念 | 第10-11页 |
·常用服务器高可用技术介绍 | 第11-13页 |
·硬件冗余技术 | 第12页 |
·纠检错编码技术 | 第12-13页 |
·软件容错技术 | 第13页 |
·论文研究内容及结构 | 第13-15页 |
第2章 高可靠监控子系统仲裁机制研究 | 第15-27页 |
·仲裁过程 | 第15-16页 |
·传统的仲裁技术 | 第16-18页 |
·双机容错系统可用性分析 | 第18-26页 |
·传统的双机系统可用性模型 | 第18-19页 |
·互备援系统可用性模型 | 第19-23页 |
·热备份系统可用性模型 | 第23-26页 |
·本章小结 | 第26-27页 |
第3章 高端容错计算系统的结构及监控机制 | 第27-37页 |
·系统设计要求 | 第27页 |
·高端容错计算系统的结构及容错机制 | 第27-31页 |
·硬件结构 | 第27-29页 |
·软件结构 | 第29-30页 |
·系统容错机制 | 第30-31页 |
·高可靠监控机制 | 第31-36页 |
·监控子系统基本设计原理 | 第31-32页 |
·监控子系统示意图 | 第32-33页 |
·监控子系统的故障检测 | 第33-34页 |
·监控子系统工作原理 | 第34-36页 |
·本章小结 | 第36-37页 |
第4章 高可靠监控子系统设计和实现 | 第37-57页 |
·功能需求分析 | 第37页 |
·监控子系统的硬件结构设计 | 第37-40页 |
·监控节点间的总线通信及控制 | 第40-42页 |
·总线介绍 | 第40-41页 |
·总线通信策略 | 第41-42页 |
·USB选择部件的设计 | 第42-46页 |
·切换芯片的选择 | 第42-43页 |
·USB选择部件的实现 | 第43-45页 |
·USB选择部件和单片机的连接 | 第45-46页 |
·CPLD的设计 | 第46-52页 |
·功能介绍 | 第46-47页 |
·具体命令定义 | 第47-48页 |
·时钟控制电路 | 第48页 |
·切换控制 | 第48-50页 |
·看门狗 | 第50-52页 |
·CPCI热插拔实现 | 第52-53页 |
·监控子系统可靠性评价 | 第53-56页 |
·常用可靠性评价方法 | 第53-55页 |
·监控子系统可靠性评价 | 第55-56页 |
·本章小结 | 第56-57页 |
结论 | 第57-58页 |
参考文献 | 第58-63页 |
致谢 | 第63页 |