首页--工业技术论文--自动化技术、计算机技术论文--计算技术、计算机技术论文--微型计算机论文--各种微型计算机论文--微处理机论文

JPEG解码算法在多CPU嵌入式系统中的实现及性能优化

摘要第1-5页
ABSTRACT第5-8页
第一章 引言第8-11页
   ·课题的来源和选题依据第8-10页
   ·课题的内容和实现目标第10页
   ·本文的内容安排第10-11页
第二章 多处理器嵌入式系统(FR1000VDK)及嵌入式实时操作系统(μITRON4.0)第11-21页
   ·嵌入式系统和实时操作系统概述第11-12页
   ·FUJITSU FR1000VDK 开发板第12-16页
     ·富士通FR1000VDK 开发板简介第12页
     ·FR1000VDK 硬件构成第12-13页
     ·硬件特点第13-15页
     ·指令集第15-16页
   ·嵌入式实时操作系统μITRON4.0第16-19页
     ·TRON 及ΜITRON 简介第16-17页
     ·SOFTUNE REALOS第17-19页
   ·ETCP/IP 协议栈第19-21页
第三章 标准JPEG 编解码算法分析第21-32页
   ·JPEG 压缩标准算法概述第21-22页
   ·JPEG 压缩和解压缩原理第22-28页
     ·几种基本编码方法和原理介绍第22-24页
     ·JPEG 的压缩原理第24-28页
   ·JPEG 的文件格式第28-32页
第四章 在FR1000VDK 中实现JPEG 并行化解码和优化第32-70页
   ·软件总体设计第32-35页
     ·软件运行环境第32-34页
     ·软件实现目标第34-35页
     ·系统结构设计第35页
   ·客户端应用程序设计第35-37页
   ·JPEG 解码服务器端的设计与实现第37-47页
     ·单处理器嵌入式系统中解码运行环境的建立第37-42页
     ·将JPEGTOTGA 解码程序改写为JPEGTOBMP 解码程序第42-44页
     ·将JPEGTOBMP 解码程序移植到FR1000 嵌入式系统第44-47页
   ·JPEG 解码程序的优化第47-64页
     ·建立检测优化结果的指标分析环境第47-50页
     ·分析解码程序,从总体上减少执行时间第50-54页
     ·对解码算法各部分优化,提高并行性第54-60页
     ·针对内存访问机制的优化第60-64页
   ·在FR1000 多处理器嵌入式系统环境中对解码效率的提升第64-67页
     ·配置多处理器工作环境第64页
     ·分解解码算法,使用四个处理器协同完成解码任务第64-67页
   ·程序的测试第67-70页
第五章 结束语第70-71页
致谢第71-72页
参考文献第72-74页
个人简历及攻硕期间取得的研究成果第74页

论文共74页,点击 下载论文
上一篇:升压型开关液压源原理及试验研究
下一篇:甲醛、乙醛气相羟醛缩合催化剂及反应工艺研究