| 第一章 绪论 | 第1-24页 |
| ·IC产业现状 | 第14-16页 |
| ·微电子技术的发展趋势 | 第16-19页 |
| ·SoC设计 | 第17-18页 |
| ·SoC的定义 | 第17页 |
| ·SoC设计的关键技术 | 第17-18页 |
| ·IP重用技术 | 第18-19页 |
| ·当前集成电路设计的流程和方法 | 第19-22页 |
| ·当前集成电路设计的典型流程 | 第19-21页 |
| ·集成电路设计的方法 | 第21-22页 |
| ·课题工作内容、意义和论文结构 | 第22-24页 |
| ·课题工作的内容 | 第22页 |
| ·课题工作的意义 | 第22-23页 |
| ·论文的结构 | 第23-24页 |
| 第二章 基带处理器与系统控制器接口设计方法学的研究 | 第24-36页 |
| ·高层次设计方法学概述 | 第24-25页 |
| ·可综合的RTL电路模型 | 第24-25页 |
| ·RTL级设计的代码标准化 | 第25-30页 |
| ·可综合代码标准 | 第25-29页 |
| ·模块划分准则 | 第25-26页 |
| ·触发器的避免 | 第26-27页 |
| ·锁存器的避免 | 第27-28页 |
| ·RTL级仿真和门级仿真的匹配 | 第28-29页 |
| ·命名规则及代码风格 | 第29-30页 |
| ·RTL级仿真 | 第30-31页 |
| ·测试平台及测试计划 | 第31页 |
| ·软核的测试平台与测试计划 | 第31页 |
| ·FPGA设计 | 第31-36页 |
| ·基本设计方法 | 第31-32页 |
| ·设计流程 | 第32-36页 |
| ·设计准备 | 第33页 |
| ·设计输入 | 第33页 |
| ·RTL级仿真 | 第33-34页 |
| ·设计处理 | 第34页 |
| ·时序仿真 | 第34页 |
| ·器件编程测试 | 第34-36页 |
| 第三章 基带处理器与系统控制器接口模型的研究 | 第36-43页 |
| ·引言 | 第36页 |
| ·扩频通信的原理 | 第36-40页 |
| ·接口的系统设计及设计模块在系统中的位置 | 第40-41页 |
| ·本接口的总体设计及模块的划分 | 第41-43页 |
| 第四章 数据排队的接口模块设计 | 第43-57页 |
| ·引言 | 第43页 |
| ·模拟信号的抽样 | 第43-46页 |
| ·抽样定理 | 第43-46页 |
| ·脉冲振幅调制(PAM) | 第46页 |
| ·模拟信号的量化 | 第46-49页 |
| ·均匀量化 | 第48页 |
| ·非均匀量化 | 第48-49页 |
| ·通讯中数据的排队协议 | 第49-55页 |
| ·状态机 | 第50-52页 |
| ·定义 | 第50-51页 |
| ·Mealy状态机和Moore状态机 | 第51-52页 |
| ·DPRAM模块设计 | 第52-55页 |
| ·RTL级仿真 | 第55-57页 |
| 第五章 与DSP的link port的接口设计 | 第57-74页 |
| ·link port端口的介绍 | 第57-61页 |
| ·Link port I/O Pins | 第57页 |
| ·link port的外部相互连接 | 第57-58页 |
| ·Link port通信协议 | 第58-60页 |
| ·发送和接收数据 | 第60-61页 |
| ·LVDS低压差分传送 | 第61-65页 |
| ·LVDS原理 | 第61-63页 |
| ·LVDS系统的设计 | 第63-65页 |
| ·数据发送的模块的总体设计 | 第65-74页 |
| ·PII | 第66-68页 |
| ·Controller | 第68-69页 |
| ·DDR_out | 第69-70页 |
| ·Dpram | 第70-74页 |
| 第六章 设计的FPGA实现 | 第74-91页 |
| ·引言 | 第74页 |
| ·建立FPGA应用平台 | 第74-77页 |
| ·FPGA实现的流程 | 第77-79页 |
| ·Modelsim下进行FPGA仿真流程 | 第79-80页 |
| ·针对FPGA芯片的综合 | 第80-87页 |
| ·综合的基本概念 | 第80-81页 |
| ·综合的流程 | 第81-83页 |
| ·综合环境设置 | 第83-87页 |
| ·时序约束设置 | 第84页 |
| ·时序单元的建立时间 | 第84-85页 |
| ·时序单元的保持时间 | 第85页 |
| ·时序单元的恢复时间 | 第85页 |
| ·最小脉冲宽度 | 第85页 |
| ·输入延迟 | 第85-86页 |
| ·输出延迟 | 第86-87页 |
| ·时钟设置 | 第87页 |
| ·针对FPGA芯片的布局布线 | 第87-90页 |
| ·logic lock的介绍 | 第87-88页 |
| ·logic lock的特点 | 第88-89页 |
| ·logic lock的总结 | 第89-90页 |
| ·FPGA常用设计技巧 | 第90-91页 |
| 第七章 总结与展望 | 第91-92页 |
| ·论文成果总结 | 第91页 |
| ·进一步工作的设想 | 第91-92页 |
| 参考文献 | 第92-93页 |