首页--工业技术论文--无线电电子学、电信技术论文--基本电子电路论文--数字电路论文

基于FPGA的JPEG图像压缩芯片设计

摘要第1-4页
ABSTRACT第4-7页
第一章 前言第7-9页
 1.1 课题研究背景第7页
 1.2 课题研究目标第7-8页
 1.3 课题开发环境第8页
 1.4 课题研究意义第8-9页
第二章 JPEG图像压缩标准第9-15页
 2.1 JPEG标准概述第9-10页
 2.2 JPEG基本系统第10-13页
  2.2.1 JPEG基本系统特点第10页
  2.2.2 JPEG基本系统工作流程第10-13页
 2.3 JFIF文件交换格式第13-14页
 2.4 本章小结第14-15页
第三章 开发环境与工具第15-29页
 3.1 硬件平台第15-18页
  3.1.1 FPGA简介第15页
  3.1.2 FPGA器件的选择第15-18页
 3.2 开发工具第18-23页
  3.2.1 Xilinx Foundation Series第19-21页
  3.2.2 Mentor Graphics FPGA Advantage第21-23页
 3.3 FPGA设计方法与流程第23-28页
  3.3.1 TOP-DOWN设计方法第23-25页
  3.3.2 FPGA设计流程第25-28页
 3.4 Verilog硬件设计语言第28页
 3.5 本章小结第28-29页
第四章 JPEG压缩芯片的HDL设计与实现第29-62页
 4.1 系统结构分析与建模第29-31页
 4.2 模块的HDL设计与实现第31-59页
  4.2.1 色彩空间转换(RGB2YUV)第31-36页
  4.2.2 二维离散余弦变换(2D-DCT)第36-43页
  4.2.3 量化与游程扫描(QZR)第43-50页
  4.2.4 熵编码(Entropy Encode)第50-56页
  4.2.5 码流组装(Stream Linker)第56-59页
 4.3 系统的综合第59-61页
 4.4 本章小结第61-62页
第五章 设计验证与性能分析第62-70页
 5.1 JPEG基本模式编码器设计验证第62-65页
  5.1.1 设计验证流程第62-65页
  5.1.2 验证结果第65页
 5.2 性能分析第65-69页
  5.2.1 资源与工作频率第65-67页
  5.2.2 压缩速度第67-68页
  5.2.3 压缩质量第68-69页
 5.3 本章小结第69-70页
第六章 结论和展望第70-72页
致谢第72-73页
参考文献第73-75页
附录A JFIF 文件格式的说明第75-79页
附录B JPEG 编码器时序验证(TIMING VERIFICATION)波形第79-94页
个人简历第94页

论文共94页,点击 下载论文
上一篇:健美操文化与高校“文化生态圈”的关系研究
下一篇:复杂场地的土层地震反应分析