第一章 绪论 | 第1-22页 |
1.1 研究背景 | 第10-12页 |
1.2 市场前景 | 第12-16页 |
1.2.1 TETRA系统的广阔市场 | 第12-15页 |
1.2.2 实时实现语音编解码的重要意义 | 第15-16页 |
1.3 语音编码技术 | 第16-22页 |
1.3.1 均匀PCM | 第18-19页 |
1.3.2 LPC10声码器 | 第19-20页 |
1.3.3 码本激励线性预测模型(CELP) | 第20-21页 |
1.3.4 4kbit/s以下正弦合成分析模型 | 第21-22页 |
第二章 TETRA语音编解码算法 | 第22-39页 |
2.1 语音压缩的基本原理 | 第22-24页 |
2.1.1 语音压缩的依据 | 第22-23页 |
2.1.2 语音编解码的考虑因素 | 第23-24页 |
2.2 TETRA编码部分的设计 | 第24-36页 |
2.2.1 概述 | 第24-25页 |
2.2.2 前端处理和后段处理 | 第25-26页 |
2.2.3 短时预测(LPC分析) | 第26页 |
2.2.4 LP和LSP之间的相互转换 | 第26-28页 |
2.2.5 LP参数量化和内插 | 第28页 |
2.2.6 长时预测分析(自适应码本分析与基音搜索) | 第28-30页 |
2.2.7 代数码本结构和搜索 | 第30-33页 |
2.2.8 增益的量化 | 第33-34页 |
2.2.9 编码比特分配表 | 第34-36页 |
2.3 TETRA解码部分的设计 | 第36-39页 |
2.3.1 概述 | 第36页 |
2.3.2 LP参数解码 | 第36-37页 |
2.3.3 自适应码本解码 | 第37页 |
2.3.4 改进矢量的解码 | 第37页 |
2.3.5 自适应和改进码本增益解码 | 第37页 |
2.3.6 重构语音的计算 | 第37页 |
2.3.7 错误隐藏 | 第37-39页 |
第三章 TMS320C54X实现TETRA语音编解码 | 第39-51页 |
3.1 TMS320C5402DSP及其DSK介绍 | 第39-41页 |
3.2 TETRA语音编解码算法在DSK上的实现 | 第41-46页 |
3.2.1 软件设计 | 第41-43页 |
3.2.2 软件编程方面的优化考虑 | 第43-44页 |
3.2.3 在软件实现上算法的优化 | 第44-46页 |
3.3 对目前模拟语音通信的兼容 | 第46-51页 |
3.3.1 Xilinx CPLD电路设计和测试 | 第47-49页 |
3.3.2 毛刺问题的处理及结论 | 第49-51页 |
第四章 TETRA语音编解码算法的语音质量研究 | 第51-65页 |
4.1 测试平台的搭建和测试方法 | 第51-52页 |
4.2 DTMF信号测试 | 第52-55页 |
4.2.1 “1”的编解码性能比较 | 第52-53页 |
4.2.2 “D”的编解码性能比较 | 第53-55页 |
4.3 英文语音信号测试 | 第55-58页 |
4.3.1 普通英文“speech”编解码性能比较 | 第55-56页 |
4.3.2 基音有干扰的英文“speech”的编解码性能比较 | 第56-58页 |
4.4 中文语音信号测试 | 第58-62页 |
4.4.1 输入普通语音“学校”的编解码性能比较 | 第58-59页 |
4.4.2 输入普通参考语音的编解码性能比较 | 第59-60页 |
4.4.3 输入带有噪声干扰的参考语音的编解码性能比较 | 第60-62页 |
4.5 非语音信号测试 | 第62-64页 |
4.5.1 输入非语音信号的编解码性能比较 | 第62-64页 |
4.6 结论 | 第64-65页 |
第五章 TETRA语音编解码算法的优化研究 | 第65-80页 |
5.1 TETRA语音编码中基音检测预处理算法的优化 | 第65-74页 |
5.1.1 TETRA语音编码中的预处理 | 第66-67页 |
5.1.2 提高基音检测的预处理优化算法 | 第67-71页 |
5.1.3 基音检测预处理优化算法FFT谱分析 | 第71-74页 |
5.2 抑制噪声干扰的研究实验 | 第74-78页 |
5.2.1 数值滤波分析窗的长度对合成语音的影响 | 第74-77页 |
5.2.2 数值滤波分析窗的长度对预处理优化的影响 | 第77-78页 |
5.3 结论 | 第78-80页 |
第六章 TETRA语音编解码的进一步研究 | 第80-83页 |
6.1 毕业设计工作总结 | 第80-81页 |
6.2 进一步研究的考虑 | 第81-83页 |
参考文献 | 第83-86页 |
附录A Xilinx CPLD双工同步数据通信电路原理图 | 第86-88页 |
A.1 总体的电路原理图 | 第86-87页 |
A.2 双工同步数据通信核心模块电路图 | 第87-88页 |
附录B 发表(收录)论文 | 第88-89页 |
致谢 | 第89页 |