首页--工业技术论文--无线电电子学、电信技术论文--通信论文--电声技术和语音信号处理论文--语音信号处理论文

TETRA语音编解码算法研究及实时实现

第一章 绪论第1-22页
 1.1 研究背景第10-12页
 1.2 市场前景第12-16页
  1.2.1 TETRA系统的广阔市场第12-15页
  1.2.2 实时实现语音编解码的重要意义第15-16页
 1.3 语音编码技术第16-22页
  1.3.1 均匀PCM第18-19页
  1.3.2 LPC10声码器第19-20页
  1.3.3 码本激励线性预测模型(CELP)第20-21页
  1.3.4 4kbit/s以下正弦合成分析模型第21-22页
第二章 TETRA语音编解码算法第22-39页
 2.1 语音压缩的基本原理第22-24页
  2.1.1 语音压缩的依据第22-23页
  2.1.2 语音编解码的考虑因素第23-24页
 2.2 TETRA编码部分的设计第24-36页
  2.2.1 概述第24-25页
  2.2.2 前端处理和后段处理第25-26页
  2.2.3 短时预测(LPC分析)第26页
  2.2.4 LP和LSP之间的相互转换第26-28页
  2.2.5 LP参数量化和内插第28页
  2.2.6 长时预测分析(自适应码本分析与基音搜索)第28-30页
  2.2.7 代数码本结构和搜索第30-33页
  2.2.8 增益的量化第33-34页
  2.2.9 编码比特分配表第34-36页
 2.3 TETRA解码部分的设计第36-39页
  2.3.1 概述第36页
  2.3.2 LP参数解码第36-37页
  2.3.3 自适应码本解码第37页
  2.3.4 改进矢量的解码第37页
  2.3.5 自适应和改进码本增益解码第37页
  2.3.6 重构语音的计算第37页
  2.3.7 错误隐藏第37-39页
第三章 TMS320C54X实现TETRA语音编解码第39-51页
 3.1 TMS320C5402DSP及其DSK介绍第39-41页
 3.2 TETRA语音编解码算法在DSK上的实现第41-46页
  3.2.1 软件设计第41-43页
  3.2.2 软件编程方面的优化考虑第43-44页
  3.2.3 在软件实现上算法的优化第44-46页
 3.3 对目前模拟语音通信的兼容第46-51页
  3.3.1 Xilinx CPLD电路设计和测试第47-49页
  3.3.2 毛刺问题的处理及结论第49-51页
第四章 TETRA语音编解码算法的语音质量研究第51-65页
 4.1 测试平台的搭建和测试方法第51-52页
 4.2 DTMF信号测试第52-55页
  4.2.1 “1”的编解码性能比较第52-53页
  4.2.2 “D”的编解码性能比较第53-55页
 4.3 英文语音信号测试第55-58页
  4.3.1 普通英文“speech”编解码性能比较第55-56页
  4.3.2 基音有干扰的英文“speech”的编解码性能比较第56-58页
 4.4 中文语音信号测试第58-62页
  4.4.1 输入普通语音“学校”的编解码性能比较第58-59页
  4.4.2 输入普通参考语音的编解码性能比较第59-60页
  4.4.3 输入带有噪声干扰的参考语音的编解码性能比较第60-62页
 4.5 非语音信号测试第62-64页
  4.5.1 输入非语音信号的编解码性能比较第62-64页
 4.6 结论第64-65页
第五章 TETRA语音编解码算法的优化研究第65-80页
 5.1 TETRA语音编码中基音检测预处理算法的优化第65-74页
  5.1.1 TETRA语音编码中的预处理第66-67页
  5.1.2 提高基音检测的预处理优化算法第67-71页
  5.1.3 基音检测预处理优化算法FFT谱分析第71-74页
 5.2 抑制噪声干扰的研究实验第74-78页
  5.2.1 数值滤波分析窗的长度对合成语音的影响第74-77页
  5.2.2 数值滤波分析窗的长度对预处理优化的影响第77-78页
 5.3 结论第78-80页
第六章 TETRA语音编解码的进一步研究第80-83页
 6.1 毕业设计工作总结第80-81页
 6.2 进一步研究的考虑第81-83页
参考文献第83-86页
附录A Xilinx CPLD双工同步数据通信电路原理图第86-88页
 A.1 总体的电路原理图第86-87页
 A.2 双工同步数据通信核心模块电路图第87-88页
附录B 发表(收录)论文第88-89页
致谢第89页

论文共89页,点击 下载论文
上一篇:基于可持续发展的土地市场制度研究
下一篇:融资租赁及其非系统性风险的预警研究