第一章 引言 | 第1-12页 |
§1.1 高速通讯网络与交换机 | 第7-10页 |
§1.2 本论文主要工作 | 第10-12页 |
第二章 通讯网络中的交换系统 | 第12-24页 |
§2.1 交换系统的基本结构和功能 | 第12-13页 |
§2.2 评价交换换系统的主要性能参数 | 第13页 |
§2.3 交换结构分类 | 第13-21页 |
§2.4 缓存策略 | 第21-24页 |
第三章 空分交换结构及调度算法的分析研究 | 第24-50页 |
§3.1 信元模型与排队理论 | 第25-28页 |
§3.1.1 信元模型 | 第25-27页 |
§3.1.2 排队理论 | 第27-28页 |
§3.2 输出缓存与输入缓存的数学模型分析与仿真 | 第28-36页 |
§3.2.1 输出缓存的数学模型与分析 | 第28-33页 |
§3.2.2 输入缓存的数学模型与分析 | 第33-36页 |
§3.3 虚拟输出队列的缓存策略及调度算法的研究 | 第36-45页 |
§3.3.1 iLQF调度算法 | 第36-39页 |
§3.3.2 DPA调度算法 | 第39-45页 |
§3.4 EMIN, Crossbar交换结构分析仿真 | 第45-50页 |
第四章 交换系统模块的前端设计仿真 | 第50-71页 |
§4.1 交换系统输入模块和交换结构设计、仿真 | 第51-62页 |
§4.1.1 交换系统输入模块的设计、仿真 | 第51-55页 |
§4.1.2 扩展多层互联网络的设计、仿真 | 第55-59页 |
§4.1.3 Crossbar交换结构的线路设计、仿真 | 第59-62页 |
§4.2 iLQF调度算法的设计与仿真 | 第62-65页 |
§4.3 DPA调度算法的设计与仿真 | 第65-71页 |
§4.3.1 DPA调度算法模块的设计 | 第66-67页 |
§4.3.2 输入移位模块和输出移位模块的设计 | 第67-71页 |
第五章 ATM交换系统设计 | 第71-76页 |
§5.1 交换系统对信元的处理 | 第71页 |
§5.2 交换系统的结构 | 第71-73页 |
§5.3 仿真结果与讨论 | 第73-76页 |
第六章 结论 | 第76-77页 |
致谢 | 第77-78页 |
参考文献 | 第78-80页 |
附录1. 调度算法仿真源程序 | 第80-84页 |
§1.1 iLQF调度算法模块的仿真源程序 | 第80-81页 |
§1.2 DPA调度算法模块的仿真源程序 | 第81-82页 |
§1.3 轮询调度算法模块对虚拟输出队列配合EMIN交换结构的仿真源程序 | 第82-84页 |
附录2. 交换系统的HDL设计 | 第84-119页 |
§2.1 虚拟输出队列模块的设计 | 第84-89页 |
§2.1.1 整个模块设计 | 第84-85页 |
§2.1.2 端口模块的HDL设计 | 第85-88页 |
§2.1.3 信元FIFO模块的HDL设计 | 第88-89页 |
§2.2 FLIP交换网络模块设计 | 第89-106页 |
§2.2.1 整个结构的设计 | 第89-90页 |
§2.2.2 FLIP网表文件 | 第90-93页 |
§2.2.3 控制模块的HDL设计 | 第93-104页 |
§2.2.4 子模块1设计 | 第104-105页 |
§2.2.5 子模块2设计 | 第105-106页 |
§2.3 iLQF调度算法的HDL设计 | 第106-111页 |
§2.4 DPA调算法的HDL设计 | 第111-113页 |
§2.4.1 整个模块的设计 | 第111-112页 |
§2.4.2 输入移位模块的HDL设计 | 第112页 |
§2.4.3 输出移位模块的HDL设计 | 第112-113页 |
§2.5 整个交换系统设计 | 第113-119页 |
§2.5.1 VOQ+DPA模块的设计 | 第113-114页 |
§2.5.2 子模块设计 | 第114-119页 |
§2.5.3 整个交换系统设计 | 第119页 |