RS译码器的研究与实现
| 摘要 | 第1-5页 |
| ABSTRACT | 第5-7页 |
| 第一章 绪论 | 第7-10页 |
| ·课题研究的意义及背景 | 第7页 |
| ·RS 码的国内外发展状况 | 第7-9页 |
| ·论文的主要内容和工作 | 第9页 |
| ·论文的篇章结构 | 第9-10页 |
| 第二章 纠错码的基本理论 | 第10-19页 |
| ·有限域(伽罗华域)的基本概念 | 第10-14页 |
| ·纠错码 | 第14-19页 |
| 第三章 RS 码的译码原理 | 第19-28页 |
| ·伴随式的计算 | 第19-20页 |
| ·BM 算法 | 第20-23页 |
| ·钱氏搜索 | 第23页 |
| ·错误值的计算 | 第23-28页 |
| 第四章 VERILOG 语言实现译码器 | 第28-40页 |
| ·EDA 设计电路思想简介 | 第28-30页 |
| ·整体软件设计流程 | 第30-32页 |
| ·各模块电路的实现 | 第32-36页 |
| ·伴随式电路的实现 | 第32-33页 |
| ·BM 算法电路的实现 | 第33-34页 |
| ·钱氏搜索和FORNEY 算法电路的实现 | 第34-36页 |
| ·软件仿真结果 | 第36-40页 |
| 第五章 硬件电路设计 | 第40-53页 |
| ·系统时钟电源电路设计 | 第40-44页 |
| ·串口通信电路设计 | 第44-49页 |
| ·验证测试 | 第49-53页 |
| 总结与展望 | 第53-54页 |
| 致谢 | 第54-55页 |
| 参考文献 | 第55-57页 |
| 附录 | 第57-59页 |