首页--工业技术论文--无线电电子学、电信技术论文--雷达论文--雷达设备、雷达站论文--雷达接收设备论文--雷达信号检测处理论文

测高雷达信号处理系统的设计与FPGA实现

摘要第1-4页
Abstract第4-5页
目录第5-8页
1 绪论第8-12页
   ·测高雷达技术的研究及背景第8-9页
   ·雷达信号处理的主要内容第9页
   ·雷达信号处理的发展趋势第9-10页
   ·FPGA实现信号处理的背景第10-11页
   ·本论文内容安排第11-12页
2 测高雷达信号处理系统的设计第12-16页
   ·系统概述第12页
   ·系统组成及简单工作原理第12-15页
   ·系统采用的主要技术第15-16页
     ·脉冲压缩(PC)第15页
     ·动目标显示(MTI)和动目标检测(MTD)第15页
     ·恒虚警处理(CFAR)第15-16页
3 线性调频信号的脉冲压缩技术第16-24页
   ·线性调频信号第16-17页
   ·线性调频信号的频谱特性第17-18页
   ·线性调频信号的脉冲压缩处理第18-21页
     ·压缩原理第18-20页
     ·时域处理方法第20页
     ·频域处理方法第20-21页
     ·时域处理和频域处理方法的比较第21页
   ·线性调频信号的旁瓣抑制第21-22页
   ·Matlab仿真结果第22-24页
4 MTI/MTD杂波抑制技术第24-37页
   ·动目标显示 MTI技术第24-29页
     ·MTI的实现第25-28页
     ·MTI系统仿真第28-29页
   ·动目标检测 MTD系统第29-37页
     ·FFT实现窄带滤波器组第30-31页
     ·FIR实现窄带滤波器组第31-33页
     ·MTD的杂波抑制能力第33-34页
     ·MTD系统仿真第34-37页
5 恒虚警检测技术第37-47页
   ·CFAR的分类第37-38页
   ·CFAR的基本原理第38-39页
   ·CFAR的实现方法第39-45页
     ·慢门限恒虚警第39-40页
     ·快门限恒虚警第40-45页
       ·邻近单元平均恒虚警第40-42页
       ·两侧单元平均选大恒虚警第42-43页
       ·普通对数单元平均恒虚警处理器第43-44页
       ·选大输出对数单元平均恒虚警处理器第44-45页
   ·CFAR系统仿真第45-47页
6 FPGA实现第47-63页
   ·基于 Xilinx ISE的 FPGA开发第47-52页
     ·FPGA技术简介第47页
     ·FPGA开发流程第47-49页
     ·Xilinx FPGA的简介第49-50页
     ·Virtex II系列 FPGA第50-51页
     ·ISE简介第51页
     ·ModelSim简介第51-52页
   ·硬件描述语言HDL第52-53页
   ·线性调频信号数字脉冲压缩的FPGA实现第53-56页
     ·数字脉压的 FPGA设计第53-54页
     ·数字脉压的仿真结果第54-55页
     ·数字脉压的实验调试结果第55-56页
   ·MTD的FPGA实现第56-60页
     ·MTD的 FPGA设计第56-58页
     ·MTD的仿真结果第58-59页
     ·MTD的实验调试结果第59-60页
   ·CFAR的FPGA实现第60-63页
     ·CFAR的FPGA设计第60页
     ·CFAR的仿真结果第60-63页
7 结束语第63-64页
致谢第64-65页
参考文献第65-68页

论文共68页,点击 下载论文
上一篇:基于电视信号的双基地雷达的数据处理
下一篇:双频微带天线的研究