测高雷达信号处理系统的设计与FPGA实现
摘要 | 第1-4页 |
Abstract | 第4-5页 |
目录 | 第5-8页 |
1 绪论 | 第8-12页 |
·测高雷达技术的研究及背景 | 第8-9页 |
·雷达信号处理的主要内容 | 第9页 |
·雷达信号处理的发展趋势 | 第9-10页 |
·FPGA实现信号处理的背景 | 第10-11页 |
·本论文内容安排 | 第11-12页 |
2 测高雷达信号处理系统的设计 | 第12-16页 |
·系统概述 | 第12页 |
·系统组成及简单工作原理 | 第12-15页 |
·系统采用的主要技术 | 第15-16页 |
·脉冲压缩(PC) | 第15页 |
·动目标显示(MTI)和动目标检测(MTD) | 第15页 |
·恒虚警处理(CFAR) | 第15-16页 |
3 线性调频信号的脉冲压缩技术 | 第16-24页 |
·线性调频信号 | 第16-17页 |
·线性调频信号的频谱特性 | 第17-18页 |
·线性调频信号的脉冲压缩处理 | 第18-21页 |
·压缩原理 | 第18-20页 |
·时域处理方法 | 第20页 |
·频域处理方法 | 第20-21页 |
·时域处理和频域处理方法的比较 | 第21页 |
·线性调频信号的旁瓣抑制 | 第21-22页 |
·Matlab仿真结果 | 第22-24页 |
4 MTI/MTD杂波抑制技术 | 第24-37页 |
·动目标显示 MTI技术 | 第24-29页 |
·MTI的实现 | 第25-28页 |
·MTI系统仿真 | 第28-29页 |
·动目标检测 MTD系统 | 第29-37页 |
·FFT实现窄带滤波器组 | 第30-31页 |
·FIR实现窄带滤波器组 | 第31-33页 |
·MTD的杂波抑制能力 | 第33-34页 |
·MTD系统仿真 | 第34-37页 |
5 恒虚警检测技术 | 第37-47页 |
·CFAR的分类 | 第37-38页 |
·CFAR的基本原理 | 第38-39页 |
·CFAR的实现方法 | 第39-45页 |
·慢门限恒虚警 | 第39-40页 |
·快门限恒虚警 | 第40-45页 |
·邻近单元平均恒虚警 | 第40-42页 |
·两侧单元平均选大恒虚警 | 第42-43页 |
·普通对数单元平均恒虚警处理器 | 第43-44页 |
·选大输出对数单元平均恒虚警处理器 | 第44-45页 |
·CFAR系统仿真 | 第45-47页 |
6 FPGA实现 | 第47-63页 |
·基于 Xilinx ISE的 FPGA开发 | 第47-52页 |
·FPGA技术简介 | 第47页 |
·FPGA开发流程 | 第47-49页 |
·Xilinx FPGA的简介 | 第49-50页 |
·Virtex II系列 FPGA | 第50-51页 |
·ISE简介 | 第51页 |
·ModelSim简介 | 第51-52页 |
·硬件描述语言HDL | 第52-53页 |
·线性调频信号数字脉冲压缩的FPGA实现 | 第53-56页 |
·数字脉压的 FPGA设计 | 第53-54页 |
·数字脉压的仿真结果 | 第54-55页 |
·数字脉压的实验调试结果 | 第55-56页 |
·MTD的FPGA实现 | 第56-60页 |
·MTD的 FPGA设计 | 第56-58页 |
·MTD的仿真结果 | 第58-59页 |
·MTD的实验调试结果 | 第59-60页 |
·CFAR的FPGA实现 | 第60-63页 |
·CFAR的FPGA设计 | 第60页 |
·CFAR的仿真结果 | 第60-63页 |
7 结束语 | 第63-64页 |
致谢 | 第64-65页 |
参考文献 | 第65-68页 |