成像声纳信号源与信号采集系统设计实现
| 摘要 | 第1-6页 |
| ABSTRACT | 第6-11页 |
| 第1章 绪论 | 第11-19页 |
| ·引言 | 第11-12页 |
| ·声呐信号源与信号采集技术 | 第12-16页 |
| ·DDS信号源技术 | 第12-14页 |
| ·信号采集技术 | 第14-16页 |
| ·基于FPGA实现信号源与信号采集的优势 | 第16-18页 |
| ·论文的主要内容 | 第18-19页 |
| 第2章 信号源与信号采集系统硬件电路设计 | 第19-42页 |
| ·成像声纳系统结构 | 第19页 |
| ·信号源与信号采集系统总体结构及指标 | 第19-20页 |
| ·信号源硬件设计 | 第20-22页 |
| ·数模转换电路设计 | 第20-21页 |
| ·模拟滤波器设计 | 第21-22页 |
| ·信号采集电路设计 | 第22-24页 |
| ·A/D转换芯片的选择 | 第22-23页 |
| ·模数转换电路设计 | 第23-24页 |
| ·CPCI总线桥接方案设计 | 第24-29页 |
| ·CPCI总线简介及接口电路实现方法 | 第24-26页 |
| ·PCI9054硬件电路设计 | 第26-29页 |
| ·串行总线方案设计 | 第29-33页 |
| ·CY7B923工作原理 | 第30-31页 |
| ·FPGA与HOTLink的电路连接 | 第31-32页 |
| ·HOTLink的线缆连接 | 第32页 |
| ·线缆测试结果 | 第32-33页 |
| ·相位测试电路设计 | 第33-36页 |
| ·TMS320VC5509A芯片简介 | 第33-34页 |
| ·DSP与FPGA的连接 | 第34-35页 |
| ·DSP的上电加载设计 | 第35-36页 |
| ·主控芯片的选择及电路设计 | 第36-38页 |
| ·EP2C35F484C8主要特点 | 第36页 |
| ·FPGA配置方式 | 第36-38页 |
| ·硬件的设计调试 | 第38-41页 |
| ·系统可测性设计 | 第38-39页 |
| ·混合信号PCB板设计 | 第39-40页 |
| ·硬件调试 | 第40-41页 |
| ·本章小结 | 第41-42页 |
| 第3章 信号源与信号采集系统逻辑设计 | 第42-59页 |
| ·FPGA设计方法 | 第42-44页 |
| ·FPGA简介 | 第42页 |
| ·FPGA设计工具 | 第42-44页 |
| ·IP CORE简介 | 第44页 |
| ·信号源设计 | 第44-47页 |
| ·CORDIC算法的FPGA实现方法 | 第45-46页 |
| ·信号源逻辑控制 | 第46-47页 |
| ·信号采集逻辑设计 | 第47-50页 |
| ·CPCI局部总线逻辑控制 | 第50-53页 |
| ·HOTLink逻辑控制 | 第53-54页 |
| ·FPGA设计多时钟域问题 | 第54-58页 |
| ·多时钟域处理方法 | 第54-55页 |
| ·基于IP Core的FIFO模块设计及时序分析 | 第55-58页 |
| ·本章小结 | 第58-59页 |
| 第4章 基于FPGA的正交变换算法实现 | 第59-69页 |
| ·正交变换实现原理 | 第59-60页 |
| ·模拟正交变换实现原理 | 第59-60页 |
| ·数字正交变换实现原理 | 第60页 |
| ·数字正交变换实现 | 第60-68页 |
| ·带通信号采样频率的选取 | 第60-63页 |
| ·数字正交变换的几种实现方式 | 第63-65页 |
| ·数字正交变换的FPGA实现 | 第65-68页 |
| ·本章小结 | 第68-69页 |
| 结论 | 第69-71页 |
| 参考文献 | 第71-75页 |
| 攻读硕士学位期间发表的论文和取得的科研成果 | 第75-76页 |
| 致谢 | 第76-77页 |
| 附录 | 第77页 |