基于内容检索的嵌入式网络摄像机的设计与实现
提要 | 第1-9页 |
第1章 引言 | 第9-13页 |
·智能网络监控系统的发展现状 | 第9-10页 |
·视频监控系统的发展与应用 | 第9页 |
·智能网络摄像机 | 第9-10页 |
·嵌入式系统及 DSP简介 | 第10-11页 |
·嵌入式系统简介 | 第10-11页 |
·DSP简介 | 第11页 |
·本文主要工作 | 第11-13页 |
第2章 系统总体设计 | 第13-21页 |
·系统功能概述 | 第13页 |
·系统硬件架构 | 第13-18页 |
·系统核心处理器 | 第13-15页 |
·系统存储空间简介 | 第15-16页 |
·系统外部设备扩展 | 第16-18页 |
·数据流的处理 | 第18页 |
·软件算法描述 | 第18-21页 |
第3章 硬件平台详细设计及实现 | 第21-32页 |
·最小系统构建 | 第21-22页 |
·时钟 | 第21-22页 |
·电源 | 第22页 |
·复位 | 第22页 |
·外围存储设备 | 第22-24页 |
·SDRAM | 第22-23页 |
·FLASH | 第23页 |
·SD存储卡接口 | 第23-24页 |
·图像采集模块 | 第24-26页 |
·ADV7183B简介 | 第24-25页 |
·图像采集模块总体设计 | 第25页 |
·视频解码器初始化 | 第25-26页 |
·图像的传输 | 第26页 |
·LCD接口设计 | 第26-27页 |
·LCD引脚描述 | 第26页 |
·LCD接口设计 | 第26-27页 |
·网络模块 | 第27-29页 |
·网络控制芯片概述 | 第27-28页 |
·PacketPage访问机制概述 | 第28-29页 |
·网络模块总体设计 | 第29页 |
·CPLD逻辑控制模块 | 第29-32页 |
·全局地址译码 | 第30页 |
·网络接口逻辑 | 第30-31页 |
·全局复位信号 | 第31页 |
·键盘扫描逻辑 | 第31页 |
·LED信号灯的加入 | 第31-32页 |
第4章 驱动程序开发 | 第32-41页 |
·系统核心及外部接口驱动 | 第32-34页 |
·系统工作时钟 | 第32-33页 |
·外部总线接口单元 | 第33页 |
·PPI接口配置 | 第33页 |
·TIMER计时器的配置 | 第33-34页 |
·存储设备驱动 | 第34-35页 |
·SDRAM的驱动 | 第34-35页 |
·FLASH驱动和读写控制 | 第35页 |
·视频解码模块的驱动 | 第35-38页 |
·I~2C总线技术 | 第36页 |
·ADV7183B驱动设计 | 第36-37页 |
·PPI0接口配置 | 第37页 |
·DMA0接口配置 | 第37-38页 |
·DMA0中断设置 | 第38页 |
·LCD显示模块相关驱动 | 第38-39页 |
·PPI1接口配置 | 第38-39页 |
·TIMER计时器配置 | 第39页 |
·网络设备的驱动 | 第39-41页 |
第5章 软件详细设计、实现与优化 | 第41-52页 |
·图像信息获取及预处理 | 第41-44页 |
·ITU-R BT.656视频流传输 | 第41-42页 |
·YUV与 RGB转换 | 第42-43页 |
·YUV采样格式 | 第43-44页 |
·视频图像的灰度处理 | 第44页 |
·运动检测算法描述 | 第44-48页 |
·时间差分法 | 第45页 |
·背景差分法 | 第45-46页 |
·背景模型的建立 | 第46页 |
·背景图像更新 | 第46-47页 |
·差分图像二值化处理 | 第47-48页 |
·算法优化 | 第48-52页 |
·ADSP-BF561处理器核心数据操作 | 第48-49页 |
·有关算法部分的优化 | 第49-52页 |
第6章 系统测试与实验结果 | 第52-55页 |
·系统正确性测试 | 第52-54页 |
·系统实时性测试 | 第54页 |
·实验结果 | 第54-55页 |
第7章 总结与展望 | 第55-57页 |
·全文工作总结 | 第55-56页 |
·目前存在的问题 | 第56页 |
·下一阶段工作内容 | 第56-57页 |
参考文献 | 第57-59页 |
附录1 系统平台设计原理图 | 第59-67页 |
致谢 | 第67-68页 |
摘要 | 第68-71页 |
Abstract | 第71-73页 |