摘要 | 第5-7页 |
ABSTRACT | 第7-8页 |
符号对照表 | 第12-13页 |
缩略语对照表 | 第13-16页 |
第一章 绪论 | 第16-20页 |
1.1 研究背景与意义 | 第16-17页 |
1.2 国内外研究发展现状 | 第17-18页 |
1.3 论文的研究内容 | 第18-19页 |
1.4 内容结构及章节安排 | 第19-20页 |
第二章 UVM验证方法学原理 | 第20-36页 |
2.1 功能验证概述 | 第20-23页 |
2.2 System Verilog验证语言 | 第23-27页 |
2.3 UVM验证方法学 | 第27-35页 |
2.3.1 UVM验证平台组件 | 第28-30页 |
2.3.2 UVM中的机制 | 第30-33页 |
2.3.3 UVM中的TLM通信 | 第33-35页 |
2.4 本章小结 | 第35-36页 |
第三章 CAN总线控制器架构及验证点分析 | 第36-56页 |
3.1 CAN总线控制器的设计和架构 | 第36-39页 |
3.2 CAN总线控制器工作原理 | 第39-45页 |
3.2.1 报文传输 | 第40-44页 |
3.2.2 错误处理 | 第44-45页 |
3.3 CAN总线寄存器配置 | 第45-52页 |
3.4 CAN总线验证点提取 | 第52-54页 |
3.5 本章小结 | 第54-56页 |
第四章 CAN总线验证平台的设计与实现 | 第56-70页 |
4.1 验证平台整体架构 | 第56-58页 |
4.2 CAN总线验证平台接口组件设计与实现 | 第58-68页 |
4.2.1 接口interface | 第58-59页 |
4.2.2 事务基类transaction | 第59-60页 |
4.2.3 驱动器driver | 第60-61页 |
4.2.4 监视器monitor | 第61-62页 |
4.2.5 参考模型reference model | 第62-63页 |
4.2.6 序列发生器sequencer | 第63-64页 |
4.2.7 代理agent | 第64-65页 |
4.2.8 计分板scoreboard | 第65-66页 |
4.2.9 激励产生sequence | 第66-67页 |
4.2.10 测试用例case | 第67-68页 |
4.3 本章小结 | 第68-70页 |
第五章 CAN总线仿真和覆盖率分析 | 第70-84页 |
5.1 验证环境 | 第70-71页 |
5.2 功能验证分析 | 第71-79页 |
5.2.1 基本模式下发送功能及发送状态验证 | 第73-74页 |
5.2.2 基本模式下接收功能及接收状态验证 | 第74页 |
5.2.3 基本模式下发送错误时的功能验证 | 第74-75页 |
5.2.4 基本模式下接收错误时的功能验证 | 第75-76页 |
5.2.5 扩展模式下发送标准信息及发送状态验证 | 第76页 |
5.2.6 扩展模式下发送扩展信息及发送状态验证 | 第76-77页 |
5.2.7 扩展模式下接收标准信息及接收状态验证 | 第77-78页 |
5.2.8 扩展模式下接收扩展信息及接收状态验证 | 第78页 |
5.2.9 扩展模式下对标准帧的仲裁捕获和中断功能验证 | 第78-79页 |
5.3 代码覆盖率分析 | 第79-80页 |
5.4 功能覆盖率分析 | 第80-81页 |
5.5 缺陷率追踪分析 | 第81-82页 |
5.6 本章小结 | 第82-84页 |
第六章 总结与展望 | 第84-86页 |
6.1 总结 | 第84-85页 |
6.2 展望 | 第85-86页 |
参考文献 | 第86-90页 |
致谢 | 第90-92页 |
作者简介 | 第92-93页 |