首页--工业技术论文--无线电电子学、电信技术论文--微电子学、集成电路(IC)论文--大规模集成电路、超大规模集成电路论文

CMP架构中片上网络访存行为的流量建模

摘要第5-6页
Abstract第6页
第一章 绪论第9-15页
    1.1 课题背景和意义第9-10页
    1.2 国内外研究现状第10-12页
    1.3 研究内容和设计指标第12-13页
        1.3.1 研究内容第12页
        1.3.2 设计指标第12-13页
    1.4 论文组织第13-15页
第二章 CMP架构中片上网络流量概述第15-25页
    2.1 片上网络流量模型概述第15页
    2.2 片上网络访存行为第15-17页
        2.2.1 片上网络的读行为第15-16页
        2.2.2 片上网络的写行为第16-17页
    2.3 传统片上网络流量模型第17-22页
        2.3.1 短相关流量模型第18-19页
        2.3.2 自相似流量模型第19-22页
    2.4 基于片上网络访存行为的流量模型第22-24页
    2.5 本章小结第24-25页
第三章 访存行为的流量建模方法第25-39页
    3.1 片上网络访存行为的流量分析第25-30页
        3.1.1 Cache容量对片上网络流量分布的影响第25-26页
        3.1.2 高速缓存一致性协议下的流量第26-29页
        3.1.3 片上网络访存行为分读写行为的必要性验证第29-30页
    3.2 基于访存原理设计片上流量采集方案第30-31页
    3.3 模型特征参数第31-37页
        3.3.1 读行为Hr和写行为Hw第32-36页
        3.3.2 节点注入率λ第36页
        3.3.3 访存事件目的节点分布第36-37页
    3.4 本章小结第37-39页
第四章 片上网络流量建模实现第39-53页
    4.1 流量采集平台建立第39-44页
        4.1.1 全系统仿真平台搭建第39-41页
        4.1.2 片上网络平台搭建第41-44页
    4.2 片上网络流量采集第44-46页
        4.2.1 采集代码实现第44-45页
        4.2.2 使用的测试集应用程序第45-46页
    4.3 片上网络访存的流量模型特征参数提取第46-50页
        4.3.1 读行为Hr和写行为Hw提取第46-48页
        4.3.2 节点注入率λ提取第48-50页
        4.3.3 访存事件目的节点分布提取第50页
    4.4 基于模型的流量合成工具设计与实现第50-51页
    4.5 本章小结第51-53页
第五章 流量模型验证第53-63页
    5.1 实验环境配置第53-54页
    5.2 流量模型的Husrt参数值验证第54-59页
    5.3 流量模型的效率验证第59-60页
    5.4 流量模型的精度验证第60-62页
    5.5 本章小结第62-63页
第六章 总结与展望第63-65页
    6.1 总结第63页
    6.2 展望第63-65页
致谢第65-67页
参考文献第67-71页
攻读硕士学位期间发表论文第71页

论文共71页,点击 下载论文
上一篇:基于PowerPC的高速信号处理通信接口系统的集成与验证
下一篇:基于AES算法硬件木马的检测系统设计与验证