摘要 | 第3-4页 |
abstract | 第4-5页 |
第1章 绪论 | 第8-12页 |
1.1 40G光模块在数据中心的应用现状和趋势 | 第8-9页 |
1.2 40G光模块国内外现状和发展趋势 | 第9-10页 |
1.3 课题的创新点和主要内容 | 第10-12页 |
第2章 40G QSFP+LR4模块相关标准与协议分析 | 第12-21页 |
2.1 IEEE 802.3ba | 第12-16页 |
2.1.1 概述 | 第12页 |
2.1.2 40G以太网体系结构 | 第12-14页 |
2.1.3 40GBASE-LR4规范 | 第14-16页 |
2.2 QSFP+MSA | 第16-21页 |
2.2.1 概述 | 第16页 |
2.2.2 电气接口规范 | 第16-17页 |
2.2.3 供电要求 | 第17-18页 |
2.2.4 供电要求 | 第18-19页 |
2.2.5 QSFP+收发器的Memory Map(内存映射图) | 第19-21页 |
第3章 40G QSFP+LR4模块硬件设计方案 | 第21-35页 |
3.1 40G QSFP+LR4模块工作原理&总体设计 | 第21-22页 |
3.2 电接口单元 | 第22-24页 |
3.2.1 电接口设计 | 第22-23页 |
3.2.2 缓启动设计 | 第23-24页 |
3.3 发射单元 | 第24-29页 |
3.3.1 TOSA | 第25-26页 |
3.3.2 驱动电路 | 第26-29页 |
3.4 接收单元 | 第29-33页 |
3.4.1 ROSA内部设计 | 第29-32页 |
3.4.2 ROSA外部接口设计 | 第32-33页 |
3.5 控制单元 | 第33-35页 |
第4章 模块的寄存器设计与配置 | 第35-41页 |
4.1 Memory Map扩展表设计 | 第35-36页 |
4.2 TIA配置 | 第36-38页 |
4.2.1 预加重 | 第36-37页 |
4.2.2 输出抖动 | 第37-38页 |
4.2.3 AGC阈值 | 第38页 |
4.3 驱动芯片配置 | 第38-41页 |
4.3.1 数字通信结构 | 第38-39页 |
4.3.2 MODECTRL设置 | 第39-40页 |
4.3.3 APC设置 | 第40页 |
4.3.4 消光比控制设置 | 第40-41页 |
第5章 模块性能测试与分析 | 第41-48页 |
5.1 测试环境 | 第41-43页 |
5.2 发射端性能测试 | 第43-45页 |
5.3 接收端性能测试 | 第45-47页 |
5.4 缓启动性能测试 | 第47-48页 |
第6章 总结与展望 | 第48-50页 |
6.1 总结 | 第48-49页 |
6.2 展望 | 第49-50页 |
参考文献 | 第50-52页 |
致谢 | 第52-53页 |
附录1 攻读硕士学位期间发表的论文 | 第53-54页 |
附录2 主要英文缩写语对照表 | 第54页 |