摘要 | 第5-6页 |
Abstract | 第6页 |
第一章 引言 | 第9-16页 |
1.1 数字电源简介 | 第9-11页 |
1.2 数字电源的发展现状 | 第11-14页 |
1.3 研究本课题的价值 | 第14-15页 |
1.4 本文的结构以及工作安排 | 第15-16页 |
第二章 数字电源的设计方法学和基本原理 | 第16-32页 |
2.1 数模混合电路的设计方法学 | 第16-18页 |
2.2 DPID设计原理 | 第18-24页 |
2.3 DPWM的设计原理 | 第24-32页 |
2.3.1 计数-比较器式DPWM和全延迟结构式DPWM | 第24-26页 |
2.3.2 混合型DPWM | 第26-27页 |
2.3.3 Σ-Δ型DPWM和“抖动”型DPWM | 第27-30页 |
2.3.4 带DCM和PLL的全数字DPWM | 第30-32页 |
第三章 数字电源z域模型及相关效应 | 第32-43页 |
3.1 功率级在z域的频率响应 | 第32-35页 |
3.2 数字电源各模块的Matlab模型 | 第35-41页 |
3.2.1 功率级Buck电路模型 | 第35-37页 |
3.2.2 ADC的模型 | 第37-39页 |
3.2.3 DPWM的建模 | 第39-41页 |
3.3 量化效应(Quantization Effect)和极限环(limited cycle) | 第41-43页 |
第四章 DPID模块的优化设计与仿真 | 第43-53页 |
4.1 DPID模块的实现 | 第43-47页 |
4.1.1 DPID的Simulink模型 | 第43-45页 |
4.1.2 DPID的simulink仿真 | 第45-46页 |
4.1.3 DPID的Verilog HDL代码生成 | 第46-47页 |
4.2 数字PID的验证及优化 | 第47-53页 |
4.2.1 数字PID的验证 | 第47-49页 |
4.2.2 数字PID的全数字设计流程 | 第49-53页 |
第五章 DPWM模块的设计 | 第53-65页 |
5.1 带二分法校准的混合型DPWM | 第53-60页 |
5.1.1 混合型DPWM的二分校准算法 | 第53-55页 |
5.1.2 延时可调单元的设计 | 第55-57页 |
5.1.3 全数字PFD的设计 | 第57-59页 |
5.1.4 4位计数器和寄存器组模块 | 第59页 |
5.1.5 Lookup模块 | 第59-60页 |
5.2 DPWM模块的前端验证及综合 | 第60-61页 |
5.3 DPWM模块的后端设计 | 第61-65页 |
5.3.1 DPWM模块的后端布局布线(P&R) | 第61-62页 |
5.3.2 DPWM的后端仿真及验证 | 第62-65页 |
第六章 数字DC-DC变换器的仿真 | 第65-70页 |
6.1 数字电源的仿真结果 | 第65-68页 |
6.1.1 稳态仿真 | 第65-67页 |
6.1.2 动态仿真 | 第67-68页 |
6.2 数字DC-DC系统版图 | 第68-69页 |
6.3 DPWM模块测试电路的设计 | 第69-70页 |
第七章 结论 | 第70-71页 |
致谢 | 第71-72页 |
参考文献 | 第72-75页 |
攻读硕士学位期间取得的研究成果 | 第75-76页 |