摘要 | 第5-6页 |
ABSTRACT | 第6-7页 |
第一章 序言 | 第10-17页 |
1.1 频率合成技术综述 | 第10-11页 |
1.2 频率合成技术的发展趋势 | 第11-14页 |
1.3 研究的目的、意义和用途 | 第14-15页 |
1.4 本论文涉及到的内容及每章节内容 | 第15-17页 |
第二章 锁相频率合成技术基本原理及关键技术 | 第17-37页 |
2.1 锁相环(PLL)基本原理 | 第17-24页 |
2.1.1 锁相环的基本构成 | 第18-24页 |
2.1.1.1 鉴相器(PD) | 第18-20页 |
2.1.1.2 环路滤波器(LF) | 第20-22页 |
2.1.1.3 压控振荡器(VCO) | 第22-24页 |
2.2 频率合成器的关键指标 | 第24-31页 |
2.2.1 相位噪声的设计 | 第24-30页 |
2.2.1.1 相位噪声的概念 | 第24-25页 |
2.2.1.2 锁相环的相位噪声分析 | 第25-29页 |
2.2.1.3 混频器的相位噪声分析 | 第29-30页 |
2.2.1.4 分频器的相位噪声分析 | 第30页 |
2.2.1.5 倍频器的相位噪声分析 | 第30页 |
2.2.2 频率合成器的相位噪声优化设计 | 第30-31页 |
2.3 频率合成器的杂散性能分析 | 第31-34页 |
2.3.1 锁相环的杂散性能分析 | 第31-34页 |
2.3.1.1 参考杂散 | 第32-33页 |
2.3.1.2 非参考杂散的分析 | 第33-34页 |
2.4 频率合成器电磁兼容设计 | 第34-36页 |
2.5 本章小结 | 第36-37页 |
第三章 某型L波段频率合成器的设计 | 第37-62页 |
3.1 频率合成器的技术指标 | 第37页 |
3.2 频率合成器方案分析及选择 | 第37-46页 |
3.2.1 输出频率和功率指标的实现 | 第39-40页 |
3.2.2 相位噪声和杂散指标的仿真计算 | 第40-42页 |
3.2.3 PLL的关键器件的指标及选择 | 第42-46页 |
3.3 单元电路设计 | 第46-55页 |
3.3.1 锁相环模块电路设计 | 第46-55页 |
3.3.1.1 环路滤波器的设计 | 第47-52页 |
3.3.1.2 鉴相器ADF4107BRU中R分频器与N分频器的设置 | 第52-53页 |
3.3.1.3 FPGA对PLL的控制 | 第53-54页 |
3.3.1.4 末级LC低通滤波器的设计 | 第54-55页 |
3.3.1.5 设计输出功率的实现 | 第55页 |
3.4 结构设计 | 第55-56页 |
3.5 电路布局 | 第56-57页 |
3.6 可靠性设计 | 第57-59页 |
3.7 关键工艺控制 | 第59-61页 |
3.8 本章小结 | 第61-62页 |
第四章 某型L波段频率合成器调试、测试及结果分析 | 第62-70页 |
4.1 某型L波段频率合成器的调试和测试 | 第62-68页 |
4.1.1 系统的准确度的调试和测试 | 第62-63页 |
4.1.2 系统的杂散及谐波测试 | 第63-64页 |
4.1.3 系统输出功率调试和测试 | 第64-66页 |
4.1.4 系统最终输出噪声测试 | 第66-67页 |
4.1.5 系统频率切换时间测试 | 第67-68页 |
4.2 实物照片 | 第68页 |
4.3 测试结果分析 | 第68-70页 |
第五章 结束语 | 第70-72页 |
致谢 | 第72-73页 |
参考文献 | 第73-76页 |
攻读工硕期间取得的成果 | 第76-77页 |